基于FPGA的PUSCH信道估計仿真與實(shí)現
在移動(dòng)通信環(huán)境中,無(wú)線(xiàn)信道千變萬(wàn)化,接收機接收到的信號往往是信號經(jīng)反射、折射以及散射的多條路徑在不同時(shí)間點(diǎn)到達接收端的疊加??梢?jiàn),要精確估計出信道響應值十分艱難。信道估計作為物理層的接收端算法,為信號檢測提供條件,對影像數據恢復起著(zhù)至關(guān)重要的作用。因此,在接收端進(jìn)行正確可靠的信道估計研究以及應用十分關(guān)鍵[1].一般而言,PUSCH信道估計多采用LS算法,除此之外最小低秩均方算法也比較常用,LS算法簡(jiǎn)單且易實(shí)現[2],故本文采用LS算法。對于插值的處理本文采用一階線(xiàn)性插值[3],容易實(shí)現且能滿(mǎn)足對功能的需求。FPGA在數據處理方面有著(zhù)優(yōu)越的性能且非常適合做并行運算,其芯片內部一般都含有大量的RAM和多達幾百個(gè)乘加單元,利用FPGA進(jìn)行數據處理能夠提高數據的處理速度。因此用FPGA來(lái)實(shí)現信道估計和插值應用在LTE綜合測試儀開(kāi)發(fā)中是一個(gè)較好的方案。
本文引用地址:http://dyxdggzs.com/article/201706/348860.htm
評論