<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 利用FPGA實(shí)現外設通信接口之:FPGA在外設接口實(shí)現方面的優(yōu)勢

利用FPGA實(shí)現外設通信接口之:FPGA在外設接口實(shí)現方面的優(yōu)勢

作者: 時(shí)間:2017-06-05 來(lái)源:網(wǎng)絡(luò ) 收藏

10.1實(shí)現方面的優(yōu)勢

10.1.1充足的用戶(hù)

的一個(gè)重要的應用領(lǐng)域就是數據采集和接口邏輯設計。隨著(zhù)芯片封裝技術(shù)的提高,現在的已經(jīng)可以在單位面積上提供更多的I/O管腳資源。

本文引用地址:http://dyxdggzs.com/article/201706/348808.htm

例如,Altera公司低成本的CycloneII系列FPGA最大的封裝為FG896,可以給設計者提供最多622個(gè)I/O管腳。如表10.1所示為CycloneII系列FPGA的用戶(hù)。

表10.1 CycloneII系列FPGA的封裝類(lèi)型和最大的用戶(hù)I/O數量

器件

144-Pin

TQFP

208-Pin

PQFP

256-Pin

FineLine

BGA

484-Pin

FineLine

BGA

672-Pin

FineLine

BGA

896-Pin

FineLine

BGA

EP2C5

89

142

158

EP2C8

85

138

182

EP2C20

152

315

EP2C35

322

475

EP2C50

294

450

EP2C70

422

622

從表10.1中可以看出,FPGA的管腳資源很豐富,可以滿(mǎn)足大部分的應用需求。設計者可以根據需求,選擇適合封裝的芯片。因此,FPGA比較適合接口比較多、需要大量I/O的應用場(chǎng)合。

10.1.2靈活的可編程邏輯

標準的協(xié)議是開(kāi)放的,因此不具備保密性和安全性。在某些應用場(chǎng)合,設計者需要在標準接口協(xié)議的基礎上,重新設計接口協(xié)議來(lái)提高保密性或者其他方面的性能。FPGA芯片靈活的可編程特性可以幫助設計者來(lái)實(shí)現這些自定義的協(xié)議。

10.1.3支持多種電平接口標準

目前,新型的FPGA可以支持各種高級的I/O電平標準。以Altera公司的CycloneII系列FPGA為例,在高速差分電平標準方面,支持LVDS、RSDS、mini-LVDS、LVPECL、差分HSTL以及差分SSTL等。在單端電平標準方面,支持2.5V和1.8V的I類(lèi)和II類(lèi)SSTL標準,1.8V和1.5V的I類(lèi)和II類(lèi)HSTL以及3.3V的PCI和PCI-X1.0,還有LVCMOS和LVTTL等。

正是因為對多種I/O電平標準的支持,FPGA可以輕松地實(shí)現標準的PCI接口,也可以支持高速的DDR、DDR2和SDRSDRAM以及QDRII的SRAM。



關(guān)鍵詞: 外設接口 I/O資源 FPGA

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>