<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 業(yè)界動(dòng)態(tài) > 先進(jìn)封裝工藝WLCSP與SiP的蝴蝶效應

先進(jìn)封裝工藝WLCSP與SiP的蝴蝶效應

作者: 時(shí)間:2016-10-08 來(lái)源:全球半導體觀(guān)察 收藏

  關(guān)于先進(jìn)封裝工藝的話(huà)題從未間斷,隨著(zhù)移動(dòng)電子產(chǎn)品趨向輕巧、多功能、低功耗發(fā)展,高階封裝技術(shù)也開(kāi)始朝著(zhù)兩大板塊演進(jìn),一個(gè)是以晶圓級芯片封裝(Fan-In WLP、Fan-out WLP等)為首,功能指向在更小的封裝面積下容納更多的引腳數;另一板塊是系統級芯片封裝(),功能指向封裝整合多種功能芯片于一體,壓縮模塊體積,提升芯片系統整體功能性和靈活性。

本文引用地址:http://dyxdggzs.com/article/201610/310984.htm

  圖1:主要封裝形式演進(jìn)

  

 

  Source:拓璞產(chǎn)業(yè)研究所整理,2016.9

  :晶圓級芯片封裝(Wafer Level Chip Scale Package)也叫WLP。與傳統封裝工藝相反,WLP是先封裝完后再切割,因此切完后芯片的尺寸幾乎等于原來(lái)晶粒的大小,相比傳統封裝工藝,單顆芯片封裝尺寸得到了有效控制。

  如何在更小的尺寸芯片上容納更多的引腳數目?WLP技術(shù)利用重分布層(RDL)可以直接將芯片與PCB做連接,這樣就省去了傳統封裝DA(Die attach)段的工藝,不僅省去了DA工藝的成本,還降低了整顆封裝顆粒的尺寸與厚度,同時(shí)也繞過(guò)DA工藝對良率造成的諸多影響。

  起初,Fan-In WLP單位面積的引腳數相對于傳統封裝(如FC BGA)有所提升,但植球作業(yè)也僅限于芯片尺寸范圍內,當芯片面積縮小的同時(shí),芯片可容納的引腳數反而減少,在這個(gè)問(wèn)題的節點(diǎn)上,Fan-out WLP誕生,實(shí)現在芯片范圍外充分利用RDL做連接,以此獲取更多的引腳數。

  圖2:從傳統封裝至倒裝封裝及晶圓級封裝結構變化示意圖

  

 

  Source:拓璞產(chǎn)業(yè)研究所整理,2016.9

  :將不同功能的裸芯片通過(guò)整合封裝的方式,形成一個(gè)集多種功能于一體的芯片組,有效地突破了SoC(從設計端著(zhù)手,將不同功能的解決方案集成與一顆裸芯片中)在整合芯片途徑中的限制,極大地降低了設計端和制造端成本,也使得今后芯片整合擁有了客制化的靈活性。

  另外由延伸的3D堆疊式封裝技術(shù),通過(guò)在垂直方向上增加可放置晶圓的層數來(lái)進(jìn)一步提高SiP的整合能力,可以說(shuō)作為異質(zhì)整合的標桿,SiP在超越摩爾定律方面扮演著(zhù)頭號角色。

  圖3:SiP 的基本分類(lèi)

  

 

  Source:拓璞產(chǎn)業(yè)研究所整理,2016.9


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: WLCSP SiP

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>