利用現成FPGA開(kāi)發(fā)板進(jìn)行ASIC原型開(kāi)發(fā)
總結
建立ASIC原型設計的必要性正在不斷增加,按照系統要求其實(shí)現是“飛速”地。達到這一性能水平的最節省成本的技術(shù)就是,建立基于FPGA的原型開(kāi)發(fā)。已經(jīng)證明有九分之一的ASIC設計師使用多個(gè)FPGA的原型開(kāi)發(fā)板,這一趨勢正在不斷增長(cháng)。在這種情況下,人們越來(lái)越普遍使用現成的原型開(kāi)發(fā)板,這來(lái)自Synplicity的原型開(kāi)發(fā)伙伴之一,包括Dini集團、Hardi電子、GiDel和Altera。
當使用與來(lái)自Synplicity的Certify RTL原型開(kāi)發(fā)軟件時(shí),與建立定制的原型開(kāi)發(fā)板相比,這些最新技術(shù)的電路板在更低的成本上提供了更高的性能,并且減少了產(chǎn)品推向市場(chǎng)的時(shí)間?,F成的多個(gè)FPGA的原型開(kāi)發(fā)板和Certify軟件的組合意味著(zhù)ASIC項目能夠節省數月的驗證時(shí)間,這是在所有的器件和系統層次,允許設計團隊與真實(shí)的硬件相比進(jìn)行測試得出的結論,并且可以在設計過(guò)程中較早的發(fā)現難以察覺(jué)的問(wèn)題。通過(guò)較早的允許硬件原型用于軟件開(kāi)發(fā)和系統集成,可以更進(jìn)一步的縮短產(chǎn)品推向市場(chǎng)的時(shí)間。
評論