基于FPGA的RFID板級標簽設計與實(shí)現
3 RFID板級標簽驗證平臺的總體設計與實(shí)現
板級標簽主要由模擬射頻和數字處理2部分組成。圖1為板級電子標簽驗證平臺的結構框圖。
模擬射頻部分采用分立元件實(shí)現,完成射頻信號的接收,來(lái)自RFID讀寫(xiě)器的信號通過(guò)天線(xiàn)和阻抗匹配網(wǎng)絡(luò ),經(jīng)過(guò)915 MHz的聲表面濾波器濾波,進(jìn)行包絡(luò )檢波后,通過(guò)一個(gè)運放構成的一階有源低通濾波器,再由電壓比較器完成高低電平的判決。數字部分由EP1C6Q240FPGA實(shí)現,完成ISO18000-6C協(xié)議處理,EP1C6Q240FPGA接收來(lái)自前端的TTL電平,完成PIE解碼、CRC校驗、命令解析、狀態(tài)轉移、數據存儲、FMO編碼等功能。FMO編碼通過(guò)反相散射調制輸出,改變天線(xiàn)的反射阻抗實(shí)現。
數字基帶部分的設計在A(yíng)ltera公司的EP1C6Q240FPGA上實(shí)現。經(jīng)過(guò)對協(xié)議內容的深入研究,實(shí)現標簽數字部分采用Top-down的設計方法,首先對電路功能進(jìn)行詳細描述,按照功能對整個(gè)系統進(jìn)行模塊劃分;再用Vexilog硬件描述語(yǔ)言進(jìn)行RTL代碼設計。數字基帶結構框圖如圖2所示,它包括譯碼模塊、循環(huán)冗余校驗(Cyclic Redundancy Check,CRC)校驗模塊、狀態(tài)機模塊、CRC產(chǎn)生模塊、存儲器、編碼模塊和時(shí)鐘分頻模塊。譯碼模塊接收模擬部分解調出的命令信號,根據協(xié)議中規定的命令格式將信號譯碼成標簽數字部分可識別的二進(jìn)制數據,并發(fā)送到CRC校驗模塊和狀態(tài)機模塊。CRC校驗模塊對收到的命令進(jìn)行完整性校驗,若確認為有效命令,則觸發(fā)狀態(tài)機模塊,控制標簽執行相應操作,如讀寫(xiě)存儲器、防沖突控制等。處理完成后,則將要發(fā)送的數據送至CRC:產(chǎn)生模塊產(chǎn)生相應的CRC校驗碼,然后將要發(fā)送的數據和校驗碼一起送至編碼模塊,最后由編碼模塊以特定的脈沖形式發(fā)送給模擬部分進(jìn)行處理后,再采用射頻技術(shù)發(fā)送給讀寫(xiě)器。
評論