基于FPGA器件的Sobel算法實(shí)現
以上全部代碼中使用的數據類(lèi)型和函數均已在PIXEL_PROCESSING.vhd文件中定義,因此,設計時(shí)只需在本VHDL文件中使用use子句將其作為設計庫中的包進(jìn)行引用即可,其代碼如下:本文引用地址:http://dyxdggzs.com/article/192125.htm
use work.PIXEL_PROCESSING.all;
通過(guò)采用以上VHDL語(yǔ)言行為域進(jìn)行描述,即可完成基于Soble算法的圖像邊沿檢測模塊的設計。
3仿真分析
采用兩個(gè)數據窗可對系統進(jìn)行功能仿真。從圖5所示的仿真時(shí)序中可以看出,兩個(gè)時(shí)鐘周期可完成一個(gè)數據窗的處理,第一個(gè)時(shí)鐘周期生成濾波值VF、VH、VL和VR,第二個(gè)時(shí)鐘周期生成幅值MAG并產(chǎn)生判決結果POUT。當用40 MHz時(shí)鐘時(shí),若能以此時(shí)鐘二分頻的速度連續產(chǎn)生數據窗,則處理一個(gè)像素只需50 ns,也就是說(shuō),處理一個(gè)800×600的圖像只需24 ms。此時(shí),系統處理速度的瓶頸已不在邊緣檢測模塊,而由其它模塊,如像素窗的生成速度所決定。

除此之外,第二個(gè)時(shí)鐘周期所產(chǎn)生的有效檢測結束信號(FINISH)既可以作為前端模塊的數據窗發(fā)送信號,也可以作為后端模塊的檢測結果接收信號。該信號對模塊間的協(xié)同工作具有重要的意義。
4結束語(yǔ)
采用FPGA器件實(shí)現Soble算法的圖像邊緣檢測具有設計過(guò)程簡(jiǎn)單,處理速度快等優(yōu)點(diǎn)。該方法將前端的像素窗生成模塊、后端的圖像處理模塊以及其他功能模塊集成至同一FPGA器件中,從而大大提高了系統的集成度。
評論