<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > 基于Matlab和FPGA的FIR數字濾波器設計及實(shí)現

基于Matlab和FPGA的FIR數字濾波器設計及實(shí)現

作者: 時(shí)間:2009-03-31 來(lái)源:網(wǎng)絡(luò ) 收藏

移位相加單元時(shí)序仿真:仿真結果如圖5所示,輸入一個(gè)階躍信號(8191),從圖5中可以看出,輸出數據從D_out_a到D_out_p依次有一個(gè)時(shí)鐘周期的時(shí)延,并且總的時(shí)延和濾波器階數(32)相等,最后輸出數據是16 382=8 191*2,和理論計算值相同。

4.2 與濾波器系數相乘
數據首尾相加輸出后與濾波器系數h(n)相乘,由于濾波器的結構是對稱(chēng)的,因而只需16個(gè)乘法器即可。乘法器直接調用QuartusⅡ里面的參數化元件庫,系數的位寬設為18。關(guān)鍵Verilog語(yǔ)句如下:


以上為一個(gè)乘法器設置方法,16個(gè)乘法器的整體模塊圖如圖6所示。

為了便于仿真測試,乘法器單元一開(kāi)始只設置了4個(gè)輸入。其中h(0)=100,h(1)=200,h(2)=300,h(3)=400,a,b,c,d為4個(gè)輸入數據,與h(n)相乘后對應輸出分別為R_a,R_b,R_c和R_d。這樣設計不失一般性,仿真無(wú)誤后再擴充到16個(gè)即可。仿真結果如圖7所示。

4.3 乘法器輸出結果相加
16路數據相加后位數被擴為33+4=37,另外要在其輸出端加一寄存器,以消除毛刺。此模塊原理圖如圖8所示。

相加輸出模塊仿真:實(shí)際用到的是16輸入的加法器,為便于仿真測試.輸入先設為4路,仿真結果如圖9所示。

4.4 截位輸出



關(guān)鍵詞: Matlab FPGA FIR 數字

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>