<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > 基于FPGA的圖像采集模塊的設計

基于FPGA的圖像采集模塊的設計

作者: 時(shí)間:2009-04-22 來(lái)源:網(wǎng)絡(luò ) 收藏
1 引言
是圖像處理的前提。卡是常用的圖像輸入設備,通常占用PC機總線(xiàn)的一個(gè)插槽。它主要包括圖像存儲器單元、CCD或CMOS攝像頭接口、PC機總線(xiàn)接口等。傳統的卡大多數采用PCI接口,這種圖像采集卡適用于將模擬信號經(jīng)A/D轉換器轉換成數字信號,或本身就是數字信號,再通過(guò)PCI接口傳輸至PC機,進(jìn)行圖像處理。但使用嵌入式系統實(shí)現圖像采集和處理時(shí),帶有PCI接口的圖像采集卡就不適用。為此,這里提出一種適用于嵌入式系統的數字圖像采集設計方案,實(shí)現圖像數據采集、“乒乓”模式圖像數據的緩存、圖像數據的采集外部接口,并保證圖像采集的高速性和連續性。

2 圖像采集系統設計
圖l為圖像采集系統框圖。該系統包括OV7620圖像數據采集板、的圖像數據接收緩存板、兩片SRAM構成的高速緩存以及系統外部接口。OV7620圖像數據采集板主要完成圖像數據采集,其圖像數據總線(xiàn)、幀圖像數據時(shí)鐘、幀同步信號、行同步信號與圖像數據接收緩存板相連,協(xié)調兩片SRAM“乒乓模式”的讀寫(xiě)操作,并完成的外部接口。

本文引用地址:http://dyxdggzs.com/article/192089.htm

2.1 OV7620圖像數據采集板
數字圖像采集模塊的核心是圖像傳感器。OV7620內置640x480的圖像陣列,每秒可輸出30幀以上的圖像;并集成有諸如曝光控制、伽馬、增益、白色控制、彩色矩陣、彩色飽和度、色彩控制、窗口等照相功能。該器件能夠通過(guò)串行SCCB接口編程,通過(guò)編程實(shí)現8位和16位格式的輸出。
2.1.1 OV7620電路設計
該系統設計采用OV7620的電路如圖2所示。其中,SBB引腳接跳線(xiàn),用于設置OV7620在復位時(shí)讀取引腳狀態(tài)或I2C方式配置;UV2引腳接上拉電阻,選擇0V7620為QVGA工作狀態(tài)(320x240);Y3引腳接上拉電阻,選擇OV7620為RGB數據格式輸出:Y1引腳接上拉電阻,選擇OV7620位逐行掃描模式;PWDN引腳接地,OV7620不能工作在睡眠模式;UV0~UV7,Y0~Y7,XCLKl,HSYNC,VSYNC,PCLK,HREF,FODD,FREX接26針的插座,與FPGA相連,由FPGA輸出時(shí)鐘和控制信號控制0V7620。在PCB設計時(shí),應將模擬電源和數字電源、模擬地和數字地分開(kāi)。電源的輸入引腳接O.1μF的去耦電容和47μF的防止電源“浪涌”的電容。模擬地和數字地分開(kāi)布線(xiàn),最后在一點(diǎn)接地。晶體振蕩器應盡可能靠近器件放置,使其起振效果達到最佳。

2.1.2 OV7620模塊與FPGA板的連接
圖3為0V7620模塊與FPGA板的接口電路,其中3.3 V和GND是由FPGA板供電接口,UV0~UV7及Y0~Y7是圖像數據的輸出總線(xiàn),VSYNC是圖像幀同步信號,HREF是圖像的行同步信號,PCLK是圖像數據時(shí)鐘在時(shí)鐘的上升沿,圖像數據發(fā)生跳變。


上一頁(yè) 1 2 3 下一頁(yè)

關(guān)鍵詞: FPGA 圖像采集 模塊

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>