基于FPGA的電子琴動(dòng)態(tài)錄音與回放系統的設計
寫(xiě)操作的FSM狀態(tài)轉移流程以及轉移條件如圖3所示;讀操作的FSM狀態(tài)轉移流程以及轉移條件如圖4所示。

用狀態(tài)機對RAM進(jìn)行讀寫(xiě)控制的部分源程序如下:
其仿真波形圖如圖5所示。從仿真圖上可以看出,RAM/ROM控制模塊電路既產(chǎn)生了控制RAM存儲器的時(shí)鐘ram_wrclk信號,也產(chǎn)生了相應的控制RAM的使用使能信號ram_wren和寫(xiě)入地址ram_wradd。
3 RAM隨機存儲器的設計
評論