CVSD算法分析及其在FPGA中的實(shí)現
在設計上,不僅僅是采用FPGA實(shí)現和驗證自己的CVSD編譯碼算法,還和專(zhuān)用芯片CMX639進(jìn)行互相通信進(jìn)行驗證。CMX639是一款CVSD全雙工音頻調制芯片,集成了編碼和譯碼功能,實(shí)現了單芯片語(yǔ)音處理能力,外圍設備簡(jiǎn)單,用戶(hù)可以根據實(shí)際情況,自主選擇采樣速率。
圖8是通過(guò)ChipScope Pro采集的實(shí)時(shí)正弦信號。從圖中可以看出量階△的大小能夠很好地反映輸入信號斜率的大小,輸出端輸出信號能夠很好地重現輸入信號,說(shuō)明CVSD編譯碼方式是有效的。本文引用地址:http://dyxdggzs.com/article/192064.htm
3.4 CVSD算法的實(shí)現
采用原理圖和VHDL語(yǔ)言相結合的方式在FPGA中實(shí)現了CVSD電路。具體實(shí)現步驟如下:
(1)根據算法框圖設計頂層原理圖CVSD.SCH;
(2)利用IP Core產(chǎn)生底層所需要的乘法器;
(3)利用VHDL語(yǔ)言完成CVSD編譯碼模塊;
(4)I/O管腳定義,約束條件編寫(xiě);
(5)設計綜合、編譯;
(6)bit文件生成、下載,通過(guò)ChipScope Pro進(jìn)行仿真測試;
(7)根據仿真測試結果返回修改設計,直到設計成功;
(8)mcs文件生成、加載,最終驗證。
驗證是FPGA設計中很重要的一環(huán),只有通過(guò)驗證才能說(shuō)明設計的正確與否。采用XILINX公司的Spartan一3系列中的XC3S1500來(lái)具體實(shí)現CVSD的編譯碼功能。通過(guò)自己設計的編譯碼算法和CMX639專(zhuān)用芯片的編譯碼模塊互相通信,輸入實(shí)際語(yǔ)音信號測試,能夠很好地從D/A輸出語(yǔ)音信號,從CMX639譯碼輸出也能聽(tīng)到語(yǔ)音信號,達到了滿(mǎn)意的效果。
4 結 語(yǔ)
本文提出的FPGA設計方法很好地實(shí)現了CVSD編譯碼功能,充分利用了FPGA的優(yōu)勢,可以同時(shí)實(shí)現多路CVSD編譯碼功能,彌補了采用專(zhuān)用芯片實(shí)現CVSD編譯碼的不足,設計靈活、簡(jiǎn)單,成本低,具有很好的應用前景。
評論