基于單片機和FPGA的網(wǎng)絡(luò )數據加密實(shí)現
由于TI公司的MSP430系列微處理器平臺具有低功耗和小體積等特點(diǎn),適合便攜式應用場(chǎng)合,所以單片機采用MSP430系列,并通過(guò)SPI接口實(shí)現與FPGA的數據通信。單片機外接一鍵盤(pán),用于輸入初始密鑰??紤]到用戶(hù)輸入密鑰位數不能很多,可設置簡(jiǎn)短的密鑰,并在單片機內部擴展至算法所需的位數,然后通過(guò)單片機SPI接口傳送至FGPA。SPI接口共4條信號線(xiàn):串行時(shí)鐘(SCK),主機輸出/從機輸入(MOSI),主機輸入/從機輸出(MISO),從機片選(SS)。SPI接口可配置為主或從模式。設計配置為主模式。當單片機向FPGA傳輸命令或數據時(shí),應用SPIO模式。當片選信號丙拉低,在每個(gè)時(shí)鐘(SCK)的上升沿發(fā)送數據,無(wú)需FPGA向單片機輸人數據,所以不使用MISO數據線(xiàn)。片選信號SS與FP-CA的RAM的使能相連,控制數據讀入。當用戶(hù)輸人初始密鑰后,經(jīng)過(guò)數據擴展,與算法選擇數據通過(guò)SPI接口傳送至FPGA。SPI接口時(shí)序如圖4所示。本文引用地址:http://dyxdggzs.com/article/192015.htm
FPGA采用CyeloneII系列中的EP20F256C6,該器件是低成本架構FPGA,可提供多達18 752個(gè)邏輯單元.152個(gè)用戶(hù)IO,239 616 bit的存儲位,密度超過(guò)CyeloneI FPGA的3倍,完全滿(mǎn)足系統設計需要。CycloneII FPGA內部的邏輯資源可實(shí)現復雜應用。CyeloneII器件采用的低成本串行配置器件,這種串行配置器件最大可提供64 Mbit的nash存儲器。所以,采用EP20F256C6可高效完成系統核心算法,有效節約成本。其內部算法由VHDL語(yǔ)言編程實(shí)現。主要程序模塊:加解密算法模塊(A5/1和W7)、數據存儲模塊、同步產(chǎn)生模塊、同步檢測模塊。加密和解密各有一套獨立的模塊集合。其中A5/1算法模塊的VHDL代碼如下:
pos機相關(guān)文章:pos機原理
評論