<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > 基于DSP內嵌PCI總線(xiàn)的衛星信號仿真器設計

基于DSP內嵌PCI總線(xiàn)的衛星信號仿真器設計

作者: 時(shí)間:2009-08-25 來(lái)源:網(wǎng)絡(luò ) 收藏

0 引 言
衛星信號在衛星導航的研究開(kāi)發(fā)中占有重要地位,特別是多模接收機和高動(dòng)態(tài)接收機的研發(fā)。多模衛星中涉及到大量的數據傳輸,為了保證PC機和之間數據傳輸的實(shí)時(shí)性和準確性,選擇基于總線(xiàn)接口進(jìn)行數據傳輸。常用的開(kāi)發(fā)是采用專(zhuān)門(mén)的接口芯片,但這樣系統就會(huì )多一塊芯片,性?xún)r(jià)比低,而TI公司TMS320C6416系列的擁有內置PCI接口,使得硬件開(kāi)發(fā)難度降低和主機對資源訪(fǎng)問(wèn)更加透明。提出一種基于TMS320C6416系列DSP的PCI總線(xiàn)衛星信號發(fā)生器的硬件平臺以及相應的PCI接口電路設計。

本文引用地址:http://dyxdggzs.com/article/191948.htm

1 系統結構與實(shí)現方案
1.1 系統總體結圖
圖1是的總體結構框圖,其核心器件包括DSP6416,SDRRAM,FLASH,FPGA,D/A,時(shí)鐘以及PC機。其中,D/A完成數字信號到模擬信號的轉換;SDRAM作為外設存儲器存儲由PC機傳來(lái)的數據;FLASH用于在系統掉電后保存DSP的運行程序;FP-GA作為仿真器的另一核心部件,主要完成與DSP的通信、信號的合成和D/A的控制;PC機主要完成仿真器的數字信號處理與計算好的數據在PCI接口和DSP間的傳遞。DSP作為主機和FPGA之間的通信橋梁,主要完成兩方面的工作:一是定時(shí)接收PC機計算的各種控制字和電文,按照時(shí)序要求,將各通道的控制字發(fā)送給FPGA;二是由于PC機計算是雙精度浮點(diǎn)型的,而FPGA中只能以整型數據計算,這樣必然會(huì )造成兩者相位累加值的差異,隨著(zhù)時(shí)間的流逝,誤差會(huì )越來(lái)越大,必須加以校正;但如果要將FPGA累加的數據再返回到PC機進(jìn)行比較校正,在實(shí)時(shí)性上得不到保證,因此需要在DSP中實(shí)現對頻率字的校正。

在設計中,將SDRAM作為DSP的片外存儲器,配置在EMIFA的CE0空間內,FPGA與DSP通過(guò)EMI-FA接口交互數據,它配置在EMIFA的CE1和CE2空間內。EMIFB的CE1配置成異步8位通信方式與FLASH通信。
1.2 DSP與PCI接口電路連接設計
由于DSP TMS320C6416內部集成PCI接口,所以不需要橋接芯片,只需要設計與PCI母板之間的接口,不需要設計PCI與DSP本身之間的接口。由于仿真器是一個(gè)多電源系統,可以提供5 V,3.3 V,12 V的電源,所以對連接器采用多電源供電。此外,由于DSP是3.3 V系統,雖然它的PCI口能承受5 V電壓,但考慮到系統的穩定性,在DSP的PCI口和連接器之間加3個(gè)電壓轉換芯片IDTQS32X2245,將5 V電壓轉換成3.3 V電壓。由于DSP是集成的PCI接口,其電路設計較簡(jiǎn)單,將DSP PCI接口的地址和數據總線(xiàn)直接連到IDTQS32X2245芯片的B管腳部分,將銅手指上的地址和數據總線(xiàn)連接到IDTQS32X2245芯片的A管腳部分,仲裁信號REQ,GNT、錯誤報告信號PERR,SERR、字節使能信號C/BE[3:O]、接口控制信號FRAM,IRDY,STOP, IDSEL,DEVESEL也都按相同的方法連接在相應的位置上。限于篇幅,這里僅給出DSP PCI接口部分與連接器的連接示意圖,如圖2所示。


上一頁(yè) 1 2 3 4 下一頁(yè)

關(guān)鍵詞: DSP PCI 內嵌 仿真器

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>