基于EDA技術(shù)的555單穩態(tài)觸發(fā)器設計與仿真
2.3 單穩態(tài)觸發(fā)器電路輸出脈沖寬度的計算
輸出u0的脈沖寬度tW也就是暫穩態(tài)的持續時(shí)間,可根據uC的波形計算。根據RC電路瞬態(tài)過(guò)程的分析,可得到:本文引用地址:http://dyxdggzs.com/article/191916.htm
這種電路產(chǎn)生的脈沖寬度可以從幾微秒到數分鐘??赏ㄟ^(guò)改變R、C元件參數調節脈沖寬度,精度可達0.1%。綜上所述,用555定時(shí)器構成的單穩態(tài)觸發(fā)器是負脈沖觸發(fā)形式,且暫穩態(tài)維持時(shí)間為T(mén)W=lnRC≈1.1RC,僅與電路本身的參數R、C有關(guān)。
3 采用EWB對電路設計過(guò)程仿真
3.1 計算機輔助分析與設計
計算機輔助分析與設計主要依靠計算機模擬軟件,其主要設計過(guò)程如圖3所示。
3.2 仿真單穩態(tài)觸發(fā)器實(shí)驗電路
圖4為仿真單穩態(tài)觸發(fā)器實(shí)驗電路,圖5為示波器輸出波形。在圖4的電阻、電容取值下,移動(dòng)示波器的1、2兩個(gè)游標測得暫穩態(tài)的維持時(shí)間為550.702 1μs,利用公式計算:TW=1.1RC=550μs,實(shí)驗結果與理論計算結果基本一致。

555定時(shí)器構成的單穩態(tài)觸發(fā)器是負脈沖觸發(fā)形式,穩態(tài)時(shí)輸出為低電平,暫穩態(tài)時(shí)輸出為高電平,且其在暫穩態(tài)維持時(shí)間僅與電路本身的參數R、C有關(guān),與外界觸發(fā)脈沖的幅值和寬度無(wú)關(guān)。
4 結束語(yǔ)
運用EDA技術(shù)對555單穩態(tài)觸發(fā)器設計進(jìn)行仿真研究,極大方便了電路設計,提高設計效率和準確性。 EWB作為EDA軟件,功能強大,可視化界面清晰,且易學(xué)易用,可作為高校電路實(shí)驗和綜合電路設計等配套軟件,在該實(shí)驗環(huán)境中,設計者不僅可精確地進(jìn)行電路分析,深入理解電子電路原理,同時(shí)也可設計電路與系統,有利于培養設計者的創(chuàng )新思維和創(chuàng )新能力。實(shí)踐證明運用EDA技術(shù)對555單穩態(tài)觸發(fā)器進(jìn)行設計與仿真的研究方案可行,該實(shí)驗可節省大量時(shí)間且易于改正錯誤,降低設計成本,也使實(shí)驗設計結果更加形象化。
評論