<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > 采用業(yè)界成本最低、功耗最低的FPGA降低系統總成本

采用業(yè)界成本最低、功耗最低的FPGA降低系統總成本

作者: 時(shí)間:2009-12-07 來(lái)源:網(wǎng)絡(luò ) 收藏

這些 I/O 顯著(zhù)增加了 PCB面積以及 PCB板層數量,導致成本提高。而且,大量的 LVDS I/O會(huì )明顯增加功
耗。 但是,由于 HDTV已經(jīng)成為主流消費類(lèi)產(chǎn)品,因此,必須降低成本和。

本文引用地址:http://dyxdggzs.com/article/191866.htm

解決這一挑戰的一種方法是采用名為 V-by-One的串行新協(xié)議標準,將電路板間的通信從 36對 LVDS
I/O降到4對I/O。這4對V-by-One有足夠的帶寬來(lái)支持全 HD分辨率(例如, 780p/1080p到4K2K)。在 I/O標準
上看起來(lái)很簡(jiǎn)單的變化有助于解決這一挑戰,體現在以下方面:


生產(chǎn)商通常在單位密度成本的基礎上來(lái)衡量 。每一密度的 都有一定數量的 I/O。由于顯著(zhù)減
少了 I/O數量 (從 36個(gè)到 4個(gè)),降低了密度,因此,可以使用 I/O數量更少、更便宜的 (降低
了 BOM成本)。

采用柔性電纜和連接器來(lái)實(shí)現調諧器和顯示屏電路板之間的物理連接。通過(guò)減少 I/O數量,生產(chǎn)商可以
使用更細、更便宜的柔性電纜和相關(guān)的連接器(降低了 BOM成本)。

由于只有 4條PCB走線(xiàn),而不是 36 條,因此,減小了 PCB面積,降低了復雜度,從而減小了成本(降低了
電路板成本)。

Cyclone IV GX FPGA只使用兩路電源,與其他基于收發(fā)器的 FPGA相比,減少了穩壓器的數量 (降低了
BOM成本 )。

如果 FPGA的較小,那么,設計可以使用低電壓 (即,降低了成本 )穩壓器。而且,不必對 Cyclone
IV FPGA進(jìn)行有源制冷,因此,不需要購買(mǎi)風(fēng)扇和熱沉 (降低了 BOM和電路板成本)。
基于 Cyclone IV GX FPGA的解決方案還提供:


使用片內數字信號處理 (DSP)資源以及視頻 IP內核(設計在 FPGA邏輯中 )

使用更小的 V-by-One協(xié)議,不采用 LVDS電纜和連接器,因此,實(shí)現了更好的信號完整性。
替代 ASIC和 ASSP
圖5顯示了使用低成本 ASIC和 ASSP器件的產(chǎn)品。假設 ASSP器件還不支持新功能,或者 ASSP過(guò)時(shí)了。
FPGA通常用于橋接具有不同電壓電平、電壓標準,或者協(xié)議完全不同的器件。 FPGA提供新功能,增大了
帶寬,但是, FPGA單位成本比它要替代的 ASSP相比怎樣呢 ?

圖 5. 基于 ASIC/ASSP的,之前(左側)和之后(右側)

這個(gè)例子中使用 FPGA降低的系統成本包括:


沒(méi)有 ASIC重制以支持 PCIe(節省了 TCO成本 )

Altera公司
采用業(yè)界成本最低、最低的 FPGA降低系統總成本


不需要 FPGA邏輯來(lái)實(shí)現 PCIe (MAC + PHY)功能,因此,可以使用更小、更便宜的 FPGA(降低了 BOM成本)。

降低了庫存成本 (節省 TCO了成本 )
由于 FPGA本身不會(huì )過(guò)時(shí),典型的 FPGA生命周期為 10到 15年,有時(shí)候甚至是 20年,因此,生產(chǎn)商使用 FPGA后,并不需要購買(mǎi)大量的器件進(jìn)行庫存。作為對比,如果 ASSP過(guò)時(shí)了, OEM不得不大量購買(mǎi),并長(cháng)時(shí)間存放“最后一次購買(mǎi)”的元器件。

PCI Express

前面的例子雖然只展示了 Cyclone IV GX FPGA中嵌入的集成硬核 IP模塊的 PCIe x1通路端點(diǎn)功能, PCIe硬核 IP模塊 (圖6所示)實(shí)際上還有更多的功能。 Cyclone IV GX器件是唯一提供 PCIe硬核 IP的低成本 FPGA,為根端口和端點(diǎn)提供 x4支持。

圖6. Cyclone IV PCIe硬核 IP實(shí)現

Cyclone IV GX PCIe硬核 IP模塊的特性包括:


PCIe Gen1性能

x1、 x2、 x4通路支持

端點(diǎn)和根端口功能
Altera. PCIe硬核 IP模塊節省的成本包括:


不需要購買(mǎi) IP內核 (節省了 TCO成本 )

比低成本 FPGA中其他的硬核 IP模塊實(shí)現了更多的功能

沒(méi)有占用 FPGA邏輯,因此,可以使用更小、更便宜的 FPGA(降低了 BOM成本 )(圖7)。

低成本 FPGA以較低的價(jià)格提供大量的邏輯功能。設計人員可以使用 Altera的 Nios. II 32位軟核 IP處理器實(shí)現控制層應用,使用嵌入式 18x18乘法器執行大量的并行 DSP或者大計算量算法,同時(shí)使用外部收發(fā)器、 SERDES或者 PHY ASSP。與以前的產(chǎn)品以及競爭 FPGA相比,由于 Cyclone IV FPGA使用較少的電源,減少了電路板上的元件,因此,只需要很少的外部供電電源。所有這些特性都降低了 BOM成本。元器件數量的減少還減小了 PCB面積和板層數量,這都有助于降低電路板成本。

由于重新設計的產(chǎn)品減少了元器件數量,降低了總功耗,因此,提高了系統可靠性。系統可靠性的提高減少了在設備現場(chǎng)服務(wù)上的開(kāi)支 (降低現場(chǎng)維護成本 = 節省 TCO成本)。



關(guān)鍵詞: FPGA 功耗 系統

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>