<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > 基于FPGA實(shí)現多路模擬信號自適應采集系統

基于FPGA實(shí)現多路模擬信號自適應采集系統

作者: 時(shí)間:2010-05-31 來(lái)源:網(wǎng)絡(luò ) 收藏


2 系統各部分功能及實(shí)現
2.1 信號調理電路

信號調理電路主要完成被測信號的阻抗匹配和電壓變換,設計時(shí)信號調理電路均采用差分輸入電路形式。針對不同類(lèi)型的信號,通過(guò)調整電阻阻值即可實(shí)現信號的衰減、放大或者阻抗匹配,有利于電路形式的模塊化和標準化。信號調節電路如圖2所示。

本文引用地址:http://dyxdggzs.com/article/191705.htm


整個(gè)信號調理電路采用±12 V供電,根據信號類(lèi)型將全部調理到合適的范圍內,以便充分利用A/D的輸入動(dòng)態(tài)范圍來(lái)實(shí)現自適應采集。
2.2 采集電路
采集電路主要包括選擇器和A/D轉換器等,選擇器采用ADG406,通過(guò)級聯(lián)可以形成46路通道,采用±12 V供電,保證調理后的信號不失真通過(guò),12根地址線(xiàn)用來(lái)控制的切換;A/D轉換器采用AD7892-1,其具有±10 V的輸入電壓動(dòng)態(tài)范圍和12位的量化能力,信號輸入范圍設置為±10 V,控制線(xiàn)用來(lái)控制A/D轉換器的工作狀態(tài),并將轉換后的12位數據全部接入中進(jìn)行處理。
2.3 時(shí)序控制
時(shí)序控制通過(guò)程序來(lái)實(shí)現,主要完成選擇器的切換,A/D轉換器的控制和自適應采集邏輯等功能。對于多路選擇器的切換和A/D轉換器的控制邏輯,只要注意多路選擇器的開(kāi)關(guān)穩定時(shí)間和A/D轉換器的采樣時(shí)刻即可完成數據采集。自適應采集就是根據已知模擬信號的類(lèi)型自動(dòng)選擇A/D的轉換器輸出碼位來(lái)實(shí)現的。為了便于對后文的理解,表1給出AD7892-l輸入/輸出對應碼表和處理后的碼表。


前面信號調理電路根據模擬信號的類(lèi)型把信號分別調理到0~5 V,-5~-O V,-5~+5 V,O~+10 V,-10~-0 V,-10~+10 V等范圍內,結合表1的內容即可實(shí)現對模擬信號的自適應采集,保證信號的采集精度。數據自動(dòng)轉換模塊的程序示例如下:


通過(guò)測試驗證,該法是可行的。在不改變任何硬件電路的情況下,通過(guò)FPGA程序可有效實(shí)現模擬信號的動(dòng)態(tài)量化,確保信號的量化精度。通過(guò)數據處理軟件即可恢復原始信號,如圖3所示。



關(guān)鍵詞: FPGA 多路 采集系統 模擬信號

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>