<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > 基于FPGA的三相函數信號發(fā)生器設計

基于FPGA的三相函數信號發(fā)生器設計

作者: 時(shí)間:2010-09-10 來(lái)源:網(wǎng)絡(luò ) 收藏

摘要:基于以DDS為核心,在A(yíng)ltera公司CycloneⅡ系列EP2C8T144C8上實(shí)現正弦波、方波、三角波和鋸齒波信號的產(chǎn)生,利用單片機PICl8F4550控制波形的頻率及相位差。同時(shí)單片機通過(guò)DAC0832控制波形數據轉換DAC902參考電壓實(shí)現在波形幅度的控制,D/A輸出的波形經(jīng)過(guò)放大、濾波后輸出。波形參數的輸入輸出通過(guò)觸摸屏和液晶屏實(shí)現,測試結果顯示該系統具有較高的精度和穩定性。
關(guān)鍵詞:;;信號發(fā)生器;DAC902

本文引用地址:http://dyxdggzs.com/article/191582.htm

模擬輸出波形易受輸入波形的影響,難以實(shí)現移相控制,移相角度隨所接負載和時(shí)間等因素的影響而產(chǎn)生漂移,頻率、幅度的調節均依賴(lài)電位器實(shí)現,因此精度難以保證,也很難達到滿(mǎn)意的效果?;?a class="contentlabel" href="http://dyxdggzs.com/news/listbylabel/label/FPGA">FPGA的數字式信號發(fā)生器,精度較高,移相控制方便,實(shí)現頻率為1 Hz~10 MHz、幅度0.1~10 V,分辨率為1°,頻率和幅度的調節均可程控的三相。系統還具有輸出靈活、易于系統升級等優(yōu)點(diǎn)。

1 函數信號發(fā)生器的原理
基于DDS原理,頻率控制字M和相位控制字P分別控制DDS輸出波形的頻率和相位。相位累加器是整個(gè)波形產(chǎn)生的核心,它有一個(gè)累加器和一個(gè)N位相位寄存器組成。每來(lái)一個(gè)時(shí)鐘脈沖,相位寄存器以步長(cháng)M增加,如圖1所示。相位寄存器的輸出與相位控制字相加,其結果作為波形查找表的地址。波形查找表由ROM構成,內部存有一個(gè)完整周期的波形的數字幅度信息,每個(gè)查找的地址對應波形中0°~360°范圍的一個(gè)相位點(diǎn)。查找表輸入的地址信息映射達成波形幅度信號,同時(shí)輸出到數模轉換器的輸入段,DAC輸出的模擬信號經(jīng)過(guò)程控濾波器,可得到一個(gè)頻譜純凈的波形。

5a.jpg


相位寄存器每經(jīng)過(guò)2N/M個(gè)fc時(shí)鐘周期后回到初始裝狀態(tài),相應地波形查表經(jīng)過(guò)一個(gè)循環(huán)回到初始位置,DDS輸出一個(gè)波形。輸出的波形周期為T(mén)out=(2N/M)Tc,頻率為
5b.jpg
DDS的最小分辨率為fmin=fc/2N,當M=2N-l(即一個(gè)周期內只取兩個(gè)點(diǎn))時(shí),DDS最高的基波合成頻率為foutmax=fc/2,根據取樣定理,這在理論上是可行的,考慮到失真度的問(wèn)題,取i(i>2)個(gè)點(diǎn),則最高頻率為當M=2N-3時(shí),foutmax=fc/i。

2 系統總體設計
系統由單片機控制模塊、FPGA波形產(chǎn)生模塊、數模轉換模塊、濾波輸出模塊、觸摸屏輸入和液晶顯示模塊組成,單片機控制FPGA產(chǎn)生輸入頻率和相位差的三相正弦波、方波、三角波和鋸齒波,經(jīng)過(guò)D/A轉換后濾波輸出,三相波形的幅度也由單片機通過(guò)改變D/A的參考電壓控制。具體系統框圖,如圖2所示。

5d.jpg
FPGA部分具體框圖,如圖3所示,基于DDS原理,主要由相位累加器、正弦波ROM查找表、方波發(fā)生器、三角波發(fā)生器、鋸齒波發(fā)生器和波形選擇模塊組成。根據單片機設置相移值調整三相波形的相位差,波形選擇也由單片機控制。

5e.jpg


上一頁(yè) 1 2 3 下一頁(yè)

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>