<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > 基于FPGA 與VHDL 的微型打印機的驅動(dòng)設計

基于FPGA 與VHDL 的微型打印機的驅動(dòng)設計

作者: 時(shí)間:2011-03-14 來(lái)源:網(wǎng)絡(luò ) 收藏

  對打印機的驅動(dòng)主要是對其工作時(shí)序進(jìn)行正確的控制,RD DH 型并行接口定時(shí)圖如圖2 所示。

本文引用地址:http://dyxdggzs.com/article/191316.htm

2.jpg
圖2 并行接口定時(shí)圖

  2 總體系統設計

  使用Altera 公司的Cyclon ?系列的 芯片EP3C25Q240C8N 實(shí)現對RD DH 型的硬件電路控制,使用Quar tus 開(kāi)發(fā)工具,通過(guò) 語(yǔ)言實(shí)現對的軟件功能實(shí)現。

  2. 1 硬件電路設計

  如圖3 所示為打印機與 的連接示意圖。

  DATA 1~ DATA8 表示打印機的8 個(gè)數據位,他們的邏輯“1”表示高電平,邏輯“0”表示低電平; STB 為數據選通觸發(fā)脈沖,下降沿時(shí)讀入數據; ACK 為回答脈沖,低電平表示數據已被接受; BUSY 為高電平時(shí)表示打印機正忙,此時(shí)不接收數據。

  由于 ACK 和BUSY 輸出的是5 V 的TT L 電平,而 的I/ O 口標準為3. 3 V LVCMOS 電平,因此這兩個(gè)信號作為FPGA 的輸入信號時(shí),要進(jìn)行分壓,保證電路正常運行。

3.jpg
圖3 FPGA 與打印機連接示意圖



評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>