FSK/PSK調制的FPGA實(shí)現
2.1 分頻器
分頻器對頻率為f0的時(shí)鐘輸入信號clk分別以分頻系數D1,D2和D3產(chǎn)生FSK/PSK調制器和m序列的基準時(shí)鐘信號f1,f2和f3。其關(guān)系如式(1)所示。

f1和f2決定了FSK調制信號的兩個(gè)載波頻率,f2決定了PSK調制信號的載波頻率,f3決定了基帶碼元速率。為了保證每個(gè)基帶碼元的寬度T是載波周期的整數倍,在選擇分頻系數時(shí)應滿(mǎn)足式(2)。

式中,M為D1和D2的最小公倍數。
2.2 m序列產(chǎn)生器
m序列是由多級移位寄存器或其他延遲元件通過(guò)線(xiàn)性反饋產(chǎn)生的最長(cháng)的碼序列。m序列的最大長(cháng)度取決于移位寄存器的級數,而碼的結構取決于反饋抽頭的位置和數量。其特點(diǎn)是:隨機特性、預先可確定性、循環(huán)特性。
本設計利用帶有兩個(gè)反饋抽頭的3級反饋移位寄存器得到一串7位循環(huán)序列“1110010”,并采取措施防止進(jìn)入全“0”狀態(tài)。通過(guò)更換時(shí)鐘頻率,可以方便地改變輸入碼元的速率。這一系列的循環(huán)序列碼作為基帶信號碼元。其電路結構如圖3所示。本文引用地址:http://dyxdggzs.com/article/191198.htm
2.3 FSK/PSK調制器
FSK/PSK調制器由時(shí)鐘選擇模塊、跳變檢測模塊和DDS信號發(fā)生模塊3部分組成。原理如圖4所示。
評論