基于FPGA直接序列擴頻系統的設計
4 系統的FPGA實(shí)現
系統選擇Ahera公司生產(chǎn)的CycloneIII系列的FPGA(EP3C10E144C8N)。Ahera公司的這款CycloneIII FPGA比上一代FPGA的功耗低75%,共有144個(gè)引腳組成,這些I/O引腳支持6種單端信號標準、8種差分標準,含有10 kbit邏輯單元(LE),23個(gè)數字信號處理(DSP)乘法器,存儲器達400 kbit,CycloneIII系列比前一代產(chǎn)品每邏輯單元成本降低20%,使設計人員能夠更多地在成本敏感的應用中使用FPGA。
將VHDL源程序通過(guò)JTAG口下載到FPGA中,配置好FPGA引腳后,用排針將FPGA的引腳引出,將FPGA的輸出引腳分別與示波器的輸入相連接,觀(guān)察系統波形如圖7所示。從圖中可以看出FPGA輸出波形圖與仿真圖吻合,從而驗證了系統VHDL程序的正確性與可行性。另外,由于系統時(shí)鐘頻率較高,波形存在較為較為明顯的過(guò)沖現象。本文引用地址:http://dyxdggzs.com/article/191036.htm
5 結束語(yǔ)
提出了一種基于FPGA的直接序列擴頻系統的設計,旨在使無(wú)線(xiàn)通信系統具有較強的抗干擾性和可靠性。在A(yíng)ltera公司的Quartus II軟件平臺上,利用了硬件描述語(yǔ)言VHDL和原理圖相結合的方法進(jìn)行了電路的設計實(shí)現,并將程序下載到FPGA中,利用示波器觀(guān)察輸出波形,通過(guò)輸出波形結果觀(guān)察本系統的擴頻解擴性能。
評論