<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > 正交幅度調制解調器的FPGA設計與仿真

正交幅度調制解調器的FPGA設計與仿真

作者: 時(shí)間:2011-12-21 來(lái)源:網(wǎng)絡(luò ) 收藏

4 設計
DSP Builder是美國Altera公司推出的一個(gè)面向DSP開(kāi)發(fā)的系統級工具,作為Matlab的一個(gè)Simulink工具箱,可以幫助設計者完成基于的DSP系統設計的整個(gè)流程。更為重要的是基于Simulink平臺利用DSP Builder庫進(jìn)行設計時(shí),能利用DSP Builder庫的HDL Import模塊將HDL文本設計轉變成為DSP Builder元件,在系統的模型設計中使用,為系統的FPGA設計提供很大的方便。因此,的設計采用VHDL文本與Simulink模型圖設計相結合的方法。
4.1 子模塊的VHDL設計
CORDIC算法和FIR低通濾波器兩個(gè)子模塊可以在QuartusⅡ環(huán)境中采用VHDL代碼進(jìn)行設計,也可以基于Simulink平臺利用DSP Builder庫進(jìn)行模型圖設計。但是用模型圖設計時(shí),設計圖會(huì )顯得非常復雜、龐大,不利于閱讀和排錯,而VHDL代碼直接描述會(huì )比Simulink模型圖描述更為簡(jiǎn)便。故以上兩個(gè)模塊均在QuartusⅡ環(huán)境中,采用VHDL代碼進(jìn)行設計描述及編譯。
4.2 系統模型建立
圖3為基于Simulink平臺建立的系統模型圖。首先利用Altera DSP Builder庫的HDL Import模塊將設計的CORDIC算法及低通濾波器子模塊對應的文本文件導入,將文本設計轉變成為DSP Builder元件模塊,然后按圖3調用DSP Builder和Simulink庫中的其他圖形模塊建立系統模型圖,并設置相應模塊參數。

本文引用地址:http://dyxdggzs.com/article/190890.htm

j.jpg


4.3 系統驗證與實(shí)現
完成模型設計之后,可以基于Simulink平臺對模型進(jìn)行系統,即通過(guò)Simulink中的示波器Scope查看結果(見(jiàn)圖4)。仿真結果表明,設計電路實(shí)現了調制解調功能。然后雙擊SignalCompiler模塊,將模型設計轉換成可綜合的RTL級VHDL代碼,并對其進(jìn)行綜合、配置下載。

5 結語(yǔ)
本文采用了一種基于流水線(xiàn)CORDIC算法設計調制解調器的方法,能有效節省硬件資源,提高運算精度和速度。由于采用了FPGA來(lái)設計,可適應軟件無(wú)線(xiàn)電的要求,設計稍作修改即可適應更多的調制方式。


上一頁(yè) 1 2 3 4 下一頁(yè)

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>