<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > 基于FPGA的寬帶數字信道化接收機的設計

基于FPGA的寬帶數字信道化接收機的設計

作者: 時(shí)間:2012-08-21 來(lái)源:網(wǎng)絡(luò ) 收藏

實(shí)驗一:輸入信號頻率為由信號源Agilent 83752A產(chǎn)生的正弦波,頻率為720 MHz,幅度為-1 dBFS,采樣頻率為960MHz,從中導出采樣數據作8 k點(diǎn)的FFT,得信號頻譜如圖8所示。

A/D輸出720MHZ信號頻譜圖
圖8 A/D輸出720MHZ信號頻譜圖

經(jīng)計算得,信噪比RSN為47.5 dB,信號噪聲失真比SINAD為46.3 dB,有效位數ENOB為7.4 bits,無(wú)雜散動(dòng)態(tài)范圍SFDR為59 dBc。

實(shí)驗二:用Agilent的E4438C矢量信號發(fā)生器作為中頻輸入,輸入載頻為725 MHz,PRI=10μs,PW=2μs的脈沖信號測試結果如圖9所示。圖9中第一行表示輸入信號經(jīng)過(guò)LVDS降速后的輸出波形,中間15行表示15個(gè)信道包絡(luò )脈沖輸出,倒數第二行表示有包絡(luò )脈沖輸出的那一路輸出載頻碼,最后一行表示有包絡(luò )脈沖輸出的那一路輸出的相位差碼。

 輸出界面
圖9 輸出界面

由以上的分析可知,載頻為725 MHz信號應該出現在705~735 MHz的第9信道上,輸出載頻碼為725-480=245,DSP寫(xiě)入校正編碼使輸出的相位差碼為0。由圖9可看出,只有第9信道有包絡(luò )脈沖輸出,輸出載頻碼為245,輸出的相位差碼為0,這與理論結果一致。

實(shí)驗三:用Agilent的E4438C矢量信號發(fā)生器作為中頻輸入,輸入載頻為725 MHz,PRI=10μs,PW=2μs的脈沖信號。用示波器同時(shí)采集輸入中頻脈沖信號和輸出的信號包絡(luò )脈沖,可得信號載頻碼和相位差碼輸出延遲時(shí)間,即整個(gè)系統延遲時(shí)間測試結果如圖10所示。上邊的一條線(xiàn)為輸入的中頻脈沖信號,下邊的一條線(xiàn)為輸出的信號包絡(luò )脈沖,由圖10可以看出系統延遲時(shí)間小于1.3μs,保證了系統的實(shí)時(shí)處理。

系統延遲時(shí)間
圖10 系統延遲時(shí)間



關(guān)鍵詞: FPGA 寬帶 接收機 數字信道化

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>