電子工程師經(jīng)驗:FPGA設計風(fēng)格須知
在進(jìn)行FPGA設計時(shí),有很多需要我們注意的地方。具有好的設計風(fēng)格才能做出好的設計產(chǎn)品,這一點(diǎn)是毋庸置疑的。那么,接下來(lái),小編就帶大家一起來(lái)看看,再進(jìn)行FPGA設計時(shí),我們都要注意哪些呢?
本文引用地址:http://dyxdggzs.com/article/189960.htm一.命名風(fēng)格:
1不要用關(guān)鍵字做信號名;
2不要在中用VERILOG關(guān)鍵字做信號名;
3命名信號用含義;
4命名I/O口用盡量短的名字;
5不要把信號用高和低的情況混合命名;
6信號的第一個(gè)字母必須是A-Z是一個(gè)規則;
7使模塊名、實(shí)例名和文件名相同;
二.編碼風(fēng)格
記住,一個(gè)好的代碼是其他人可以很容易閱讀和理解的。
1盡可能多的增加說(shuō)明語(yǔ)句;
2在一個(gè)設計中固定編碼格式和統一所有的模塊,根從項目領(lǐng)導者定義的格式;
3把全部設計分成適合數量的不同的模塊或實(shí)體;
4在一個(gè)always/process中的所有信號必須相關(guān);
5不要用關(guān)鍵字或一些經(jīng)常被用來(lái)安全綜合的語(yǔ)法;
6不要用復雜邏輯;
7在一個(gè)if語(yǔ)句中的所有條件必須相關(guān);
三.設計風(fēng)格
1強烈建議用同步設計;
2在設計時(shí)總是記住時(shí)序問(wèn)題;
3在一個(gè)設計開(kāi)始就要考慮到地電平或高電平復位、同步或異步復位、上升沿或下降沿觸發(fā)等問(wèn)題,在所有模塊中都要遵守它;
4在不同的情況下用if和case;
5在鎖存一個(gè)信號或總線(xiàn)時(shí)要小心;
6確信所有寄存器的輸出信號能夠被復位/置位;
7永遠不要再寫(xiě)入之前讀取任何內部存儲器(如SRAM)
8從一個(gè)時(shí)鐘到另一個(gè)不同的時(shí)鐘傳輸數據時(shí)用數據緩沖,他工作像一個(gè)雙時(shí)鐘FIFO;
9在VHDL中二維數組可以使用,它是非常有用的。在VERILOG中他僅僅可以使用在測試模塊中,不能被綜合;
10遵守register-in register-out規則;
11像synopsys的DC的綜合工具是非常穩定的,任何bugs都不會(huì )從綜合工具中產(chǎn)生;
12確保FPGA版本與ASIC的版本盡可能的相似,特別是SRAM類(lèi)型,若版本一致是最理想的;
13在嵌入式存儲器中使用BIST;
14虛單元和一些修正電路是必需的;
15一些簡(jiǎn)單的測試電路也是需要的,經(jīng)常在一個(gè)芯片中有許多測試模塊;
16除非低功耗不要用門(mén)控時(shí)鐘;
17不要依靠腳本來(lái)保證設計。但是在腳本中的一些好的約束能夠起到更好的性能(例如前向加法器);
18如果時(shí)間充裕,通過(guò)時(shí)鐘做一個(gè)多鎖存器來(lái)取代用MUX;
19不要用內部tri-state, ASIC需要總線(xiàn)保持器來(lái)處理內部tri-state;
20在top level中作pad insertion;
21選擇pad時(shí)要小心(如上拉能力,施密特觸發(fā)器,5伏耐壓等);
22小心由時(shí)鐘偏差引起的問(wèn)題;
23不要試著(zhù)產(chǎn)生半周期信號;
24如果有很多函數要修正,請一個(gè)一個(gè)地作,修正一個(gè)函數檢查一個(gè)函數;
25在一個(gè)計算等式中排列每個(gè)信號的位數是一個(gè)好習慣,即使綜合工具能做;
26不要使用HDL提供的除法器;
27削減不必要的時(shí)鐘。它會(huì )在設計和布局中引起很多麻煩,大多數FPGA有1-4個(gè)專(zhuān)門(mén)的時(shí)鐘通道;
四.嚴格遵守
1、 禁止使用時(shí)鐘或復位信號作數據或使能信號,也不能用數據信號作為時(shí)鐘或復位信號,否則HDL 綜合時(shí)會(huì )出現時(shí)序驗證問(wèn)題。
2、 同一個(gè)模塊中不建議同時(shí)使用上升沿和下降沿兩種邊沿觸發(fā)方式
3、 復位后,確保所有的寄存器必須被初始化,防止出現不可預測的狀態(tài)
4、 嚴禁模塊內部使用三態(tài)、雙向信號
在內部由于需要,要使用雙向信號時(shí),如某sdram接口模塊有:inout sdram_bus,可以在頂層模塊中對此總線(xiàn)做拆分處理,分別為:sdram_in, sdram_out, sdram_en三個(gè)信號控制, 并在頂層進(jìn)行雙向總線(xiàn)建模,如下示例代碼(13):
assign sdram_in = sdram_bus;
assign sdram_bus = (sdram_en == 1’b1) ? sdram_out : ‘bz;
示例代碼13 雙向總線(xiàn)建模
5、 可綜合版本嚴禁使用延時(shí)單元(如: test_r = #5 test),清楚其他不可綜合的系統任務(wù),如:讀寫(xiě)文件
6、 建議時(shí)序邏輯中建議一致使用非阻塞賦值,組合邏輯中一致使用阻塞賦值
7、 在組合邏輯進(jìn)程中,其敏感向量表中要包含所有要讀取的信號,防止仿真與綜合結果不一致,如示例代碼(14)
評論