<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > FPGA的寬帶步進(jìn)頻率信號源設計

FPGA的寬帶步進(jìn)頻率信號源設計

作者: 時(shí)間:2012-12-16 來(lái)源:網(wǎng)絡(luò ) 收藏

摘要:介紹了基于和鎖相頻率合成器芯片ADF4350的的設計與實(shí)現方法。通過(guò)分析兩種不同的實(shí)現方法,確定了以DDS輸出的掃描頻率控制鎖相環(huán)鑒相參考頻率的方法。該方法能有效結合二者優(yōu)勢,縮短頻率的穩定時(shí)間,降低輸出雜散。通過(guò)的控制、配置,產(chǎn)生了最佳性能的LS波段信號,具有功耗低、集成度高、輸出頻率雜散抑制良好等特點(diǎn)。
關(guān)鍵詞:源;;ADF4350;DDS

引言
頻率源是通信系統、雷達系統、儀器儀表等現代電子系統的核心部分之一,其性能的優(yōu)劣直接影響到整個(gè)系統的穩定性,目前的頻率合成方法有多種,其中,應用廣泛的有直接數字頻率合成技術(shù)(Direct Digital Synthesis,DDS)和鎖相式頻率合成器(Phase Locked Loop,PLL)兩種,但二者又有各自的優(yōu)缺點(diǎn)。DDS具有較高的頻率精度和雜散抑制,但寬頻帶是其實(shí)現難點(diǎn);而PLL具有較高的頻率輸出帶寬,但是輸出頻率不可避免的相位噪聲和雜散是其缺陷。本文論述的步進(jìn)頻率設計結合了二者的優(yōu)勢,能夠產(chǎn)生低噪聲雜散并且高輸出帶寬的信號。
由于近些年來(lái),寬帶步進(jìn)頻率信號以其獨特的優(yōu)勢在通信和臂達系統中得到了廣泛的應用,因此,本文重點(diǎn)討論LS波段寬帶步進(jìn)頻率設計方法,考慮到FPGA具有較高的系統集成和時(shí)序控制性能,設計采用Xilinx公司的spartan3系列FPGA進(jìn)行頻率源模塊的配置和控制,使頻率源輸出的頻率能夠滿(mǎn)足設計要求。

1 頻率合成器的工作原理
頻率合成器芯片采用ADI公司的寬帶頻率合成器芯片ADF4350。該芯片是一款內部集成VCO、鑒相器、電荷泵、分頻器等的低噪聲雜散PLL(鎖相環(huán))芯片。VCO基波輸出頻率范圍為2 200~4 400 MHz,支持小數和整數N分頻,利用輸出端的1/2/4/8/16分頻電路可以產(chǎn)生帶寬為137.5~4 400 MHz頻段內的任意頻率。片上VCO內核由3個(gè)獨立的VCO組成,其輸出靈敏度為33 MHz/V,每個(gè)VCO使用16個(gè)重疊頻段,可以?xún)H通過(guò)0.5~2.5 V壓控范圍,便可以控制整個(gè)頻帶的頻率輸出,該芯片采用5 mm×5 mm封裝,具有集成度大、可靠性強、功耗低等特點(diǎn)。ADF 4350的詳細信息見(jiàn)參考文獻。
ADF4350頻率合成器的參考頻率fREF由外部提供,該頻率經(jīng)芯片內部R分頻器后提供給鑒相器,作為鑒相參考頻率FPFD。射頻輸出RFOUT的反饋頻率經(jīng)內部N分頻器后輸出的頻率為FN,鑒相器將FN與FPFD比較后的相位差轉換為與之成比例的脈沖,提供給電荷泵。電荷泵產(chǎn)生攜帶誤差信息的推拉電流,經(jīng)芯片外部的環(huán)路濾波器積分轉換成攜帶相位差信息的調諧電壓,調諧片上VCO的壓控端,控制并輸出相應的頻率。片上VCO的輸出頻率經(jīng)輸出分頻器(1/2/4/8/16)電路輸出,產(chǎn)生所需射頻輸出信號:
RFOUT=FPFD×[INT+(FRAC/MOD)]/RFD (1)
其中,INT為芯片內部N分頻器的整數分頻值,FRAC和MOD分別為N分頻器的小數分頻系數的分子和分母值,射頻輸出端分頻系數RFD為1/2/4/8/16。因此,通過(guò)FPGA配置,有規律的調整鑒相參考頻率FPFD或者內部N分頻器的分頻值便可以實(shí)現寬帶步進(jìn)頻率信號源的設計。ADF4350硬件外圍原理圖如圖1所示。

本文引用地址:http://dyxdggzs.com/article/189736.htm

i.JPG


電阻R1用來(lái)選擇是否使用ADF4350的快速鎖定模式,具體阻值根據環(huán)路帶寬值通過(guò)ADIsimPLL仿真工具計算。本系統選用非快速鎮定模式,因此實(shí)際電路中R1電阻部分為開(kāi)路。硬件電路的可測性設計可以方便后期的系統硬件調試??紤]到高頻信號的電路傳輸特點(diǎn),將各電源和主要引腳添加了濾波電容,頻率輸出端采用雙端口差分形式輸出,提高了頻率輸出的抗干擾特性。

fpga相關(guān)文章:fpga是什么


分頻器相關(guān)文章:分頻器原理
電荷放大器相關(guān)文章:電荷放大器原理
鑒相器相關(guān)文章:鑒相器原理
鎖相環(huán)相關(guān)文章:鎖相環(huán)原理

上一頁(yè) 1 2 3 下一頁(yè)

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>