<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > 基于FPGA的面陣CCD成像系統設計

基于FPGA的面陣CCD成像系統設計

作者: 時(shí)間:2013-04-24 來(lái)源:網(wǎng)絡(luò ) 收藏

視頻信號處理單元主要完成預放、濾波、相關(guān)雙采樣(CDS)、后置放大以及A/D轉換等功能。本文采用集成圖像處理芯片VSP2230。VSP22 30是一款集成圖像處理芯片,它可以對輸出信號進(jìn)行相關(guān)雙采樣,具有可編程暗電平校正、可編程增益放大器(放大范圍為-6~42 dB)、將模擬信號轉換為十位的數字信號等功能。
相關(guān)雙采樣(CDS)單元是對每個(gè)像元信號采樣兩次,分別獲得參考電平和信號電平,將兩個(gè)電平值的差作為的輸出信號,通過(guò)相關(guān)雙采樣可以濾除復位噪聲、輸出放大器的白噪聲以及1/f噪聲等。
具體模式見(jiàn)圖4,在嵌位脈沖SHP的上升沿采集參考電平信號,在采用脈沖SHD的上升沿采集信號電平。SHP和SHD的位置很重要,對信號質(zhì)量影響。很大,需要精細調整。ICX415AL芯片的每一行前端有3個(gè)啞像元,后端有38個(gè)暗像元,通過(guò)測量這些像元的電荷量,可以獲得該款的暗電平值,將上文的輸出信號再減去暗電平值,就可去除暗電流噪聲,輸出更準確的信號。VSP2230芯片有兩個(gè)引腳即用來(lái)完成該任務(wù),即CLPDM和CPLOB引腳。
在CCD輸出暗像元時(shí),將CPLOB置為低電平,其他時(shí)候恒為高電平,在CCD輸出啞像元時(shí),將CLPDM置為低電平,其他時(shí)候置為高電平。

本文引用地址:http://dyxdggzs.com/article/189623.htm

c.JPG


最后將模擬信號經(jīng)A/D轉換為10位數字信號,輸出給,再經(jīng)圖像采集卡輸出至顯示設備,即可觀(guān)看到視頻圖像。

3 波形仿真結果
本設計采用Altera公司的Cyclone系列的EP1C12F25617芯片,在QuartusⅡ9.1集成開(kāi)發(fā)環(huán)境下,運用VHDL語(yǔ)言進(jìn)行編程,利用Modelsim SE 6.5仿真工具進(jìn)行仿真,如圖5所示,時(shí)序滿(mǎn)足芯片手冊要求。

4 實(shí)驗結果
將用VHDL語(yǔ)言編寫(xiě)好的程序下載到中,用示波器檢測波形無(wú)誤后,接上CCD芯片,將圖像信號經(jīng)LVDS采集卡采集后顯示于電腦上,如圖6所示,由圖可知,該CCD系統效果良好,符合設計要求。

d.JPG



5 結論
在分析了SONY ICX415AL行間轉移型CCD的驅動(dòng)時(shí)序的基礎之上,提出了基于的驅動(dòng)時(shí)序發(fā)生器的設計方案,并使用VHDL語(yǔ)言實(shí)現了該設計方案。整個(gè)設計充分結合了FPGA器件的設計簡(jiǎn)單、調試靈活、性能優(yōu)越等優(yōu)點(diǎn)和VHDL語(yǔ)言的硬件描述能力強、便于學(xué)習和理解等優(yōu)點(diǎn)。該CCD相機具有每秒50幀的幀頻,適用于觀(guān)測高速運動(dòng)的物體,效果良好,目前已運用于實(shí)際工程中。

fpga相關(guān)文章:fpga是什么


電荷放大器相關(guān)文章:電荷放大器原理
熱成像儀相關(guān)文章:熱成像儀原理

上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: FPGA CCD 面陣 成像

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>