<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > 基于CPCI總線(xiàn)的一體化數據處理中心的研究與實(shí)現

基于CPCI總線(xiàn)的一體化數據處理中心的研究與實(shí)現

作者: 時(shí)間:2013-05-16 來(lái)源:網(wǎng)絡(luò ) 收藏

摘要:為了滿(mǎn)足工業(yè)控制系統多功能和能力的需求,設計了基于的一體化中心。系統以FPGA芯片為硬件控制核心,利用硬件描述語(yǔ)言Verilog進(jìn)行編程,采用自頂向下和模塊化的設計方法,實(shí)現了在同一嵌入式產(chǎn)品上集成光纖通信、A/D、D/A、、SDRAM存儲等功能,實(shí)現了系統的一體化、小型化。實(shí)際應用表明本系統穩定可靠、易于維護,滿(mǎn)足工業(yè)控制領(lǐng)域的需求。
關(guān)鍵詞:;FPGA;一體化;中心

近年來(lái),隨著(zhù)工業(yè)控制技術(shù)的發(fā)展,在工業(yè)控制領(lǐng)域中,對控制系統的功能、靈活性和數據處理能力提出了更高的需求,本文從實(shí)際工程應用出發(fā),研究并實(shí)現了一種基于CPCI的一體化可配置數據處理系統。
本設計利用可配置的現場(chǎng)可編程門(mén)陣列(FPGA)與具有高可靠性、高密度性的CPCI總線(xiàn)相結合的方法,將眾多數據處理功能集成在同一個(gè)嵌入式系統板卡上,實(shí)現了系統的一體化、小型化。

1 系統總體結構
本系統主要由上位機管理子系統、遠程監控子系統和數據處理子系統組成,總體結構如圖1所示。

本文引用地址:http://dyxdggzs.com/article/189599.htm

a.JPG


上位機管理系統主要用于顯示系統工作狀態(tài)并提供人機交互界面。遠程監控系統通過(guò)光纖連接到距離系統1 km以外的位置,實(shí)現系統的遠程監控。數據處理子系統包括CPCI-6020單板計算機和FTC-9110數據處理單板兩部分,CPCI-6020單板計算機用于解釋上位機發(fā)送的命令并對數據處理中心進(jìn)行控制。FTC-9110數據處理單板是數據處理的核心部分,也是文中介紹的重點(diǎn),其整體實(shí)現結構如圖2所示。

b.JPG


FTC-9110數據處理中心以FPGA為硬件處理核心,通過(guò)內部構建的ADC控制模塊、DAC控制模塊、FLASH模塊、SDRAM存儲模塊、光纖通信模塊、PCI總線(xiàn)模塊實(shí)現對外圍設計的A/D數據采集電路、D/A數據輸出電路、FLASH存儲電路、SDRAM數據存儲電路、光纖通信電路以及CPCI總線(xiàn)接口電路的控制,通過(guò)與單板計算機的靈活配合,實(shí)現對數據的實(shí)時(shí)處理、高速傳輸。

2 數據處理流程
系統的數據處理主要以FTC-9110為中心,利用單板計算機對FPGA內部構建的各個(gè)模塊的靈活控制,實(shí)現數據的處理,其數據處理流程如下:
1)利用ADC芯片前端設計的信號調理電路,將輸入的單端模擬信號轉換為差分信號送入芯片的差分輸入端。
2)ADC芯片對輸入的信號進(jìn)行采樣,并將采樣所得數字信號傳送至FFT算法模塊。
3)利用FFT算法模塊對采集數據進(jìn)行頻域分析,分析數據的結果傳送至FIR濾波模塊作為濾波輸入信號,濾波后輸出數據傳送至光纖通信模塊。
4)光纖通信模塊通過(guò)高速并串轉換模塊對濾波輸出數據進(jìn)行8B/10B編碼,將16位的數據轉換為20位的串行數據,輸出速率最高可達1.5 Gbps,然后該高速串行數據進(jìn)入光電轉換模塊,傳送至遠程監控系統。
5)單板計算機控制PCI9656工作在DMA傳輸模式,通過(guò)PCI總線(xiàn)模塊和SDRAM存儲模塊將DAC輸入數據寫(xiě)入SDRAM芯片。
6)讀取SDRAM芯片數據傳送至DAC控制模塊,DAC芯片對輸入數據進(jìn)行數模轉換,并通過(guò)后端設計的調理電路,使信號最終以電壓形式輸出。


上一頁(yè) 1 2 3 下一頁(yè)

關(guān)鍵詞: CPCI 總線(xiàn) 數據處理

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>