<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > FPGA最小系統電路分析之FPGA管腳設計

FPGA最小系統電路分析之FPGA管腳設計

作者: 時(shí)間:2013-08-15 來(lái)源:網(wǎng)絡(luò ) 收藏

設計

本文引用地址:http://dyxdggzs.com/article/189542.htm

主要包括:用戶(hù)I/O(User I/O)、配置、電源、時(shí)鐘及特殊應用管腳等。其中有些管腳可有多種用途,所以在設計電路之前,需要認真的閱讀相應FPGA的芯片手冊。

下面以Altera公司的Cyclone系列FPGA為例,介紹FPGA的各種功能管腳。

(1)用戶(hù)I/O。

I/Onum(LVDSnumn):可用作輸入或輸出,或者雙向口,同時(shí)可作為L(cháng)VDS差分對的負端。其中num表示管腳序號。

一般在繪制FPGA原理圖時(shí),將同一種功能和用途的管腳放在一個(gè)框圖中,如圖2.3所示是用戶(hù)I/O的原理圖。

(2)配置管腳。

MSEL[1..0]:用于選擇配置模式。FPGA有多種配置模式,比如主動(dòng)、被動(dòng)、快速、正常、串行、并行等,可以此管腳進(jìn)行選擇。

DATA0:FPGA串行數據輸入,連接至配置器件的串行數據輸出管腳。

DCLK:FPGA串行時(shí)鐘輸出,為配置器件提供串行時(shí)鐘。

nCSO(I/O):FPGA片選信號輸出,連接至配置器件的nCS管腳。

ASDO(I/O):FPGA串行數據輸出,連接至配置器件的ASDI管腳。

nCEO:下載鏈器件使能輸出。在一條下載鏈(Chain)中,當第一個(gè)器件配置完成后,此信號將使能下一個(gè)器件開(kāi)始進(jìn)行配置。下載鏈的最后一個(gè)器件的nCEO應懸空。

圖2.3  FPGA用戶(hù)I/O原理圖

圖2.3 FPGA用戶(hù)I/O原理圖

nCE:下載鏈器件使能輸入,連接至上一個(gè)器件的nCEO。下載鏈第一個(gè)器件的nCE接地。

nCONFIG:用戶(hù)模式配置起始信號。

nSTATUS:配置狀態(tài)信號。

CONF_DONE:配置結束信號。

如圖2.4所示是FPGA配置管腳原理圖。

圖2.4  FPGA配置管腳原理圖

圖2.4 FPGA配置管腳原理圖

(3)電源管腳。

VCCINT:內核電壓。通常與FPGA芯片所采用的工藝有關(guān),例如130nm工藝為1.5V,90nm工藝為1.2V。

VCCIO:端口電壓。一般為3.3V,還可以支持選擇多種電壓,如5V、1.8V、1.5V等。

VREF:參考電壓。

GND:信號地。

(4)時(shí)鐘管腳。

VCC_PLL:鎖相環(huán)管腳電壓,直接連VCCIO。

VCCA_PLL:鎖相環(huán)模擬電壓,一般通過(guò)濾波器接到VCCINT上。

GNDA_PLL:鎖相環(huán)模擬地。

GNDD_PLL:鎖相環(huán)數字地。

CLKnum(LVDSCLKnump):鎖相環(huán)時(shí)鐘輸入。支持LVDS時(shí)鐘輸入,p接正端,num表示PLL序號。

CLKnum(LVDSCLKnumn):鎖相環(huán)時(shí)鐘輸入。支持LVDS時(shí)鐘輸入,n接負端,num表示PLL序號。

PLLnum_OUTp(I/O):鎖相環(huán)時(shí)鐘輸出。支持LVDS時(shí)鐘輸入,p接正端,num表示PLL序號。

PLLnum_OUTn(I/O):鎖相環(huán)時(shí)鐘輸出。支持LVDS時(shí)鐘輸入,n接負端,num表示PLL序號。

如圖2.6所示是FPGA時(shí)鐘管腳原理圖。

圖2.5 FPGA電源管腳原理圖 圖2.6 FPGA時(shí)鐘管腳原理圖

另外,FPGA的管腳中,有一些是全局時(shí)鐘,這些管腳在FPGA中已經(jīng)做好了時(shí)鐘樹(shù)。使用這些管腳作為關(guān)鍵時(shí)鐘或信號的布線(xiàn)可以獲得最佳性能。

(5)特殊管腳。

VCCPD:用于選擇驅動(dòng)電壓。

VCCSEL:用于控制配置管腳和鎖相環(huán)相關(guān)的輸入緩沖電壓。

PORSEL:上電復位選項。

NIOPULLUP:用于控制配置時(shí)所使用的用戶(hù)I/O的內部上拉電阻是否工作。

TEMPDIODEn/p:用于關(guān)聯(lián)溫度敏感二極管。

fpga相關(guān)文章:fpga是什么


上拉電阻相關(guān)文章:上拉電阻原理
鎖相環(huán)相關(guān)文章:鎖相環(huán)原理


關(guān)鍵詞: FPGA 最小系統 電路分析 管腳

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>