基于TLV1562的四通道高速實(shí)時(shí)數據采集系統的設計
1 引言
本文引用地址:http://dyxdggzs.com/article/188432.htm在雷達雜波對消器設計時(shí),傳統的方法是采用中頻對消,即雜波的抑制在中頻上實(shí)現。早期的中頻對消器常采用SAW(聲表面波)和CCD(電荷耦合器件)等模擬延時(shí)線(xiàn)。由于數字信號處理所具有的突出優(yōu)點(diǎn),尤其是數字集成電路的發(fā)展以及可編程邏輯器件功能的日益強大,使得數字式矢量對消器成為當前及今后的主要工作模式 。 而對雷達信號的采集與處理成為最為關(guān)鍵的環(huán)節,在設計中筆者選擇了精度為10位的高速低功耗可重配置TLV1562,在較低成本下實(shí)現了多通道數據采集處理 。
2 系統設計與實(shí)現
2.1系統總體設計
系統設計框圖如圖1所示,以TLV1562為核心的前端采集系統是整個(gè)系統的一部分。整個(gè)系統由信號調理、信號采樣、高速信號處理(數字對消)以及波形回放等組成。信號調理電路是對經(jīng)相干檢波送來(lái)的信號進(jìn)行壓縮調整以滿(mǎn)足TLV1562的采樣電平;信號采樣是完成模擬信號的數字化(由TLV1562完成);高速數字信號處理是在CPLD內完成數字式對消算法;由AD7533構成的波形回放部分是將對消處理過(guò)信號送到顯示屏顯示[3.4.5]
![]() |
圖1 雷達對消器系統總框圖 |
2.2信號調理電路與A/D參考基準源的設計
由于對于規定的電源電壓AVDD,TLV1562的模擬輸入信號的范圍為0.8~(AVDD-1.9伏),所以必須要對相干檢波出來(lái)的模擬信號進(jìn)行處理,使其滿(mǎn)足要求。設計中,采用了如圖2所示的調理電路,R4用來(lái)調整輸入信號SIG4的幅度范圍,Vr-是由TL431調整出來(lái)的一個(gè)基準電壓,用來(lái)控制信號的直流電壓[3]。
![]() |
圖2 信號調理電路 |
評論