采用靜態(tài)CMOS和單相能量回收電路的乘法器電路設計
O 引言
本文引用地址:http://dyxdggzs.com/article/186047.htm電路中的功率消耗源主要有以下幾種:由邏輯轉換引起的邏輯門(mén)對負載電容充、放電引起的功率消耗;由邏輯門(mén)中瞬時(shí)短路電流引起的功率消耗;由器件的漏電流引起的消耗,并且每引進(jìn)一次新的制造技術(shù)會(huì )導致漏電流20倍的增加,漏電流引起的消耗已經(jīng)成為功率消耗的主要因素。目前降低功耗的方法主要有:減小電源電壓、調整晶體管尺寸、采用并行和流水線(xiàn)的系統結構、利用睡眠模式、采用絕熱邏輯電路等。其中,能量回收邏輯就是基于絕熱計算發(fā)展起來(lái)的一種低功耗設計技術(shù)。
這里簡(jiǎn)單介紹一種使用單相正弦電源時(shí)鐘的能量回收邏輯,并用這種原理電路設計了一個(gè)兩位的數字乘法器電路,與靜態(tài)CMOS數字乘法器相比,這種能量回收乘法器能夠大大降低功率消耗。
1 單相正弦電源時(shí)鐘能量回收邏輯電路工作原理
以反相器為例說(shuō)明這種電路的工作原理,如圖1所示。M1和M2的連接方式與傳統的靜態(tài)CMOS邏輯電路相似。不同的是電源不再是恒定不變的,而是用一個(gè)正弦信號代替,這個(gè)信號同時(shí)起到同步電路工作的作用,因此又稱(chēng)作電源時(shí)鐘。M3和M4連接成二極管的形式用來(lái)控制充放電的路徑。

當輸入信號B為邏輯“O”時(shí),M1導通,M2截止。正弦信號正半周時(shí),通過(guò)M3和M1向負載電容充電,一旦電容充電到最大值,M3能夠阻止電容向輸入正弦時(shí)鐘信號放電,輸出保持在高電平不變。當輸入信號B為邏輯“1”時(shí),M1截止,M2導通。正弦信號負半周時(shí),負載電容通過(guò)M2和M4向輸入正弦時(shí)鐘信號放電,一旦電容放電到最小值,M4能夠阻止輸入正弦時(shí)鐘信號向電容充電,輸出保持為低電平不變。
2 基于單相能量回收電路的乘法器電路設計
2.1 基于單相能量回收電路的乘法器
兩位乘法器能夠實(shí)現2位二進(jìn)制數的乘法運算,設A1A0,B1B0為乘數和被乘數,P3P2P1P0為乘法運算得到的積,由卡諾圖(見(jiàn)圖2)得到兩位乘法器的輸出邏輯函數表達式分別為:


p2p機相關(guān)文章:p2p原理
評論