<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 電源與新能源 > 設計應用 > 高可靠性的可編程電源管理解決方案

高可靠性的可編程電源管理解決方案

作者: 時(shí)間:2009-12-18 來(lái)源:網(wǎng)絡(luò ) 收藏

系統工程師正受到降低成本和提高電路板的壓力。一個(gè)經(jīng)常被忽視的應對措施是減少為FPGA、 微處理器和數字信號處理器進(jìn)行監控而使用的元件數量。新穎的高集成度電路將復位生成電路、看門(mén)狗定時(shí)器(WDT)和電壓.集成電路集成在單個(gè)器件之中。這種一體化方案有助于降低系統成本,解決設計人員所關(guān)心的問(wèn)題。本文討論將邏輯、ADC和DAC集成在一起的創(chuàng )新,該方案使功能具有更高的精確性,同時(shí)還可降低成本。

本文引用地址:http://dyxdggzs.com/article/181139.htm

電源的挑戰

一個(gè)典型的CPU電源電路如圖1所示。對于典型的DSP、 FPGA或微處理器,各種電源電壓要求為:器件的核心電壓為1.2V、輔助電壓和PLL電壓為3.3V、 I/O驅動(dòng)電壓為1.5V和1.8V。常見(jiàn)的電源設計的電壓是源于單一的5V輸入電源,通過(guò)一系列DC/DC轉換器后產(chǎn)生各種電源電壓。為提供如同單電源印刷電路板一樣的,必須對電路板上的所有電源進(jìn)行監測,并能產(chǎn)生正確的CPU復位信號或電源故障中斷信號。

圖1的電壓監控塊是一個(gè)集成電路,當電源發(fā)生故障或手動(dòng)切斷電路板的電源時(shí),它會(huì )發(fā)送信號給CPU。如果任何一個(gè)DC/DC轉換器發(fā)生故障,電壓將升高或降低,超出正常工作電壓的范圍,從而導致CPU不能正常執行程序。對CPU而言,一個(gè)潛在的最糟糕情況是非易失性?xún)却姹桓膶?xiě),使系統無(wú)法啟動(dòng)。如果電源發(fā)生故障時(shí)能夠中斷CPU,就能安全地中止當前任務(wù),為可靠重新啟動(dòng)保存重要信息。

許多廉價(jià)的電壓.集成電路通常有一個(gè)被忽視的負作用,對于電壓變化,.的閾值將影響整個(gè)系統的容差。圖2說(shuō)明了這種情況。核心電壓的規格為1V+/-5%,如果CPU核心電壓低于0.95V,就要求.必須發(fā)出一個(gè)中斷信號。然而,考慮到.的閾值精度,電壓變化的整個(gè)容差降低了。在這個(gè)例子中,該.的閾值為0.95V+2%/-3%(0.97V至0.93V)。采用這種監控集成電路時(shí),該閾值應設置成0.97V ,這就限制了DC/DC轉換器的容差。

圖1中的復位發(fā)生器塊是另一種較常見(jiàn)的分立集成電路,當所有電壓穩定后,它向CPU發(fā)出釋放復位輸入信號。在所有電源穩定之后,CPU繼續保持復位模式一段時(shí)間是常見(jiàn)的情況。例如,Power Good信號有效后,移動(dòng)式英特爾Atom處理器期待“脈沖延伸”兩個(gè)毫秒的復位脈沖。只有到那個(gè)時(shí)刻,CPU才開(kāi)始執行程序。


上一頁(yè) 1 2 下一頁(yè)

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>