<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 電源與新能源 > 設計應用 > 大規?,F場(chǎng)可編程門(mén)陣列(FPGA)開(kāi)發(fā)系統電源設計研究

大規?,F場(chǎng)可編程門(mén)陣列(FPGA)開(kāi)發(fā)系統電源設計研究

作者: 時(shí)間:2011-03-20 來(lái)源:網(wǎng)絡(luò ) 收藏

摘要:以Xilinx的為例,介紹了要求和功耗,并給出了采用線(xiàn)性低壓降(LDO)穩壓器,DC/DC調整器,DC/DC控制器和模塊等幾種解決方案。

本文引用地址:http://dyxdggzs.com/article/179389.htm

關(guān)鍵詞:門(mén);電源;DC/DC變換器

 

1 引言

門(mén))的出現給電路帶來(lái)了極大的方便,目前,在芯片領(lǐng)域也采用FPGA來(lái)仿真驗證平臺。這種的FPGA一般規模較大,功耗也相對較高,因此,其供電的好壞直接影響到整個(gè)開(kāi)發(fā)系統的穩定性。所以,設計出高效率、高性能的FPGA供電系統具有極其重要的意義。

2 FPGA電源指標要求

我們以Xilinx的FPGA為例,包括Virtex II,Virtex-II Pro,Spartan II和Spartan IIE系列,介紹FPGA的電源指標要求。

2.1 額定電壓

FPGA對電源的要求與DSP非常相似,一般需要2.5V,1.8V或1.5V作為核心電壓,3.3V或2.5V作為I/O電壓,另外Virtex II和Virtex-II Pro還需要3.3V的輔助電壓。表1列舉了Xilinx不同系列FPGA的電壓需求。

表1 FPGA電壓需求

FPGA系列 Virtex-Ⅱ Virtex-ⅡPro Spartan-Ⅱ Spartan-IIE
核心電壓/V 1.5 1.5 2.5 1.8
I/O電壓/V 3.3 2.5 3.3 3.3
輔助電壓/V 3.3 3.3

2.2 電壓上升時(shí)間

為了保證FPGA正常啟動(dòng),核心電壓(VCCINT)的上升時(shí)間tr必須在特定的范圍內,表2列舉了不同系列FPGA的這一指標要求。此外,電壓上升必須單調,不允許有波動(dòng)。某些DC/DC變換芯片,比如TI的TPS5461X系列可以外部調節電壓上升時(shí)間,給設計帶來(lái)了方便。

表 2 核 心 電 壓 上 升 時(shí) 間 要 求

FPGA系列 Virtex Ⅱ Virtex Ⅱ Pro Spartan Ⅱ Spartan IIE
tr要求 1 mstr 50 ms 100 μstr 50 ms tr 50 ms 2 mstr 50 ms

2.3 供電電壓順序

根據Xilinx的文檔,對于Virtex II和Virtex-II Pro系列FPGA沒(méi)有電壓順序要求,推薦所有的供電電壓同時(shí)上電,否則,可能產(chǎn)生較大的啟動(dòng)電流。對于Spartan-IIE系列,推薦核心電壓和I/O電壓同時(shí)供給。對于Spartan II系列上電順序可以任意。

設計經(jīng)驗表明,大部分情況下對于Xilinx的FPGA來(lái)說(shuō),核心電壓先于I/O電壓供給是個(gè)比較好的做法。

2.4 電流監測和限制

對于Spartan II和Spartan IIE系列FPGA,電流監測和限制一般不推薦使用,因為,在核心電壓(VCCINT)上升至0.6V到0.8V之間時(shí),該系列FPGA會(huì )產(chǎn)生一個(gè)較大的啟動(dòng)涌入電流,如果存在監測電路就會(huì )降低輸出電壓以限制電流,使電壓上升產(chǎn)生波動(dòng)。如果一定要采用監測電路,啟動(dòng)限制電流不能低于核心電壓(VCCINT)額定電流的2倍。對于其他系列FPGA由于不存在涌入電流,所以無(wú)此要求。

2.5 電壓功耗估計

FPGA由一個(gè)未連接的電路單元組成,通過(guò)用戶(hù)編程進(jìn)行配置。FPGA的電源功耗一般取決于以下因素:內部資源的使用率,工作時(shí)鐘頻率,輸出變化率,布線(xiàn)密度,I/O電壓等,見(jiàn)表3。不同的應用,電源實(shí)際功耗相差非常大。

表3 FPGA電源功耗因素

核心電壓功耗因素 I/O電壓功耗因素
工作時(shí)鐘頻率 工作時(shí)鐘頻率
邏輯單元使用率 使用的I/O數目
RAM使用率 輸出變化率
輸出變化率 I/O標準
布線(xiàn)密度 輸出驅動(dòng)和負載

Xilinx的電源估計軟件是一個(gè)準確估計各系列FPGA功耗的一個(gè)很好的工具。利用此工具我們得到了VirtexII系列FPGA的電流估計結果,見(jiàn)表4。表4中我們做了如下假定:輸出變化率25%(450MHz)和15%(100MHz);邏輯單元使用率為100%;器件工作在單一頻率下;布線(xiàn)密度為中等;輸出負載電容為30pF;I/O使用率為100%;50%的I/0端口為輸入,其余的為輸出;輸出I/O中16個(gè)為DDR標準,其余的為SDR標準。


上一頁(yè) 1 2 3 下一頁(yè)

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>