<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 電源與新能源 > 設計應用 > 串行A/D與FPGA在微型數據記錄儀中的應用

串行A/D與FPGA在微型數據記錄儀中的應用

作者: 時(shí)間:2011-07-19 來(lái)源:網(wǎng)絡(luò ) 收藏

摘要:以ADS8341為例,介紹了基于使用輸出A/D轉換器實(shí)現對多通道準同步采樣的方法,邏輯控制方式相比程序流程式的單片機而言,運行更為可靠,通過(guò)時(shí)序仿真和試驗驗證了該控制方法的正確性,系統體積小、集成度高,適用于容積小、功耗低的場(chǎng)合。
關(guān)鍵詞:AD8341;同步采樣;

0 引言
在現代電子技術(shù)領(lǐng)域,A/D轉換器是模擬信號轉換數字信號的中介,采集系統中,一般由單片機或其他微控制器對高精度A/D轉換器進(jìn)行控制,通常采用軟件模擬A/D轉換器時(shí)序的方法,增加了CPU的負擔,降低了CPU的工作效率,現場(chǎng)可編程門(mén)陣列FPGA(Field Programmable GateArray)的高集成度和高速特性,使之相對于單片機和微控制器更適合用于高速A/D器件的采樣控制。另外,在電磁干擾較大的環(huán)境中,單片機會(huì )出現程序跑飛的問(wèn)題,在利用看門(mén)狗復位的過(guò)程中,對采集的流而言,會(huì )存在的丟失問(wèn)題。相對的,觸發(fā)沿或電平控制的FPGA,通過(guò)設計可靠的驅動(dòng),系統采集數據更為可靠。
本文是以一個(gè)3通道低頻小型數據為研究背景,設計了以Actel公司FPGA為控制器的系統,對輸出A/D轉換器ADS8341進(jìn)行控制,提高了系統集成度和穩定性。

1 ADS8341功能介紹
ADS8341是Burr Brown公司推出的一款低功耗,高性能的4通道,16位A/D轉換器,其接口降低了系統開(kāi)發(fā)的成本,SSOP-16的小體積封裝適合設備使用。
1.1 ADS8341的功能
CH0~CH3:4個(gè)通道為模擬輸入端,可以設置為單通道輸入方式,也可以構成CH0-CH1,CH2-CH3,兩組差分輸入。
d.jpg:引腳低電平有效,A/D轉換器進(jìn)入低功耗模式。
Vref:參考電壓輸入端。
DCLK:系統的外部時(shí)鐘輸入端,最高輸入為2.4 MHz,此時(shí)芯片A/D轉換速度達到最大值,為100 ksa/s。
e.jpg:A/D轉換器的片選端,低電平有效,高電平時(shí)其他引腳呈高阻態(tài)。
DIN:串行數據輸入端,片選信號有效時(shí),在DCLK的上升沿,串行數據按位輸入A/D。
DOUT:串行數據輸出端,片選信號有效時(shí),在DCLK的下降沿,將A/D轉換后的數字信號按位輸出。
BUSY:片選有效時(shí),A/D轉換器輸出一個(gè)時(shí)鐘周期高電平信號。
Vcc和GND引腳分別為電源和數字接地端。
1.2 ADS8341的控制宇及轉換時(shí)序
ADS8341的控制字如表1所示:

本文引用地址:http://dyxdggzs.com/article/178866.htm

f.jpg


ADS8341的控制字為8位,S為起始標志位,A2,A1,A0控制通道選擇,可以提供單通道或差分輸入方式不同通道選擇。*****高電平為單通道輸入方式,PD1,PD0為電源控制模式位,若為“11”,電源始終處于開(kāi)啟模式。


上一頁(yè) 1 2 3 下一頁(yè)

關(guān)鍵詞: 記錄儀 應用 數據 微型 FPGA 串行

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>