分配統一的電壓
通常市場(chǎng)上買(mǎi)到的用于數字電路的電源都有極低的輸出阻抗。如果從輸出端直接測量,電源通常都滿(mǎn)足“在電源和地之間必須有一條低阻抗路徑”準則。電路應該直接安裝在電源的供電輸出端,充分利用電源的低輸出阻抗的好處。
本文引用地址:http://dyxdggzs.com/article/177460.htm安裝在其他地方的電路必須通過(guò)電線(xiàn)、電纜或線(xiàn)路板走線(xiàn)接到電源。這條線(xiàn)稱(chēng)為電源分配線(xiàn),電源分配線(xiàn)具有相對大一些的電感,必然增大了大多數電源的低輸入阻抗。在電源分配電纜的末端測量時(shí),直流特性可能非常好,但是高頻的阻抗將會(huì )過(guò)大。
為了盡量解決由電源分配線(xiàn)的電感產(chǎn)生的問(wèn)題,設計者通常在每個(gè)印刷電路板上布放一個(gè)大的旁路電容,這個(gè)電容與電源并聯(lián)。在一定頻率范圍內,當布線(xiàn)電感開(kāi)始帶來(lái)麻煩時(shí),旁路電容提供了電源和地之間一個(gè)低的阻抗,在一些更高頻率下,旁路電容由于其安裝引腳電感的影響失去效果。
為了解決大旁路電容的缺陷,設計者可以在印刷電路板上安排其他比較小的旁路電容陣列。
電容陣列補充了大旁路電容的不足。電容陣列的總容量小于大旁路電容,但串聯(lián)電感要好得多。
電源、布線(xiàn)、大旁路電容和小旁路電容。在這些因素的共同作用下,在整個(gè)工作頻率范圍內為每個(gè)邏輯器件提供了一個(gè)低的電源端阻抗。電源分配線(xiàn),大的旁路電容以及小的旁路電容陣列,組合起來(lái)統稱(chēng)為多級電源分配系統。
電源分配線(xiàn)的阻抗
從電源的輸出到所供民的邏輯電路之間的引線(xiàn)可能包括值得重視的阻抗,該阻抗導致了一個(gè)與工作電流成正比的壓降。如果電壓下降太大,可能引起邏輯門(mén)電路的供電壓超出其規定的工作范圍。
如同預期的工作電流一樣,布線(xiàn)的阻抗很容易計算。一定要預先確定布線(xiàn)阻抗是否會(huì )產(chǎn)生問(wèn)題。如果布線(xiàn)阻抗的確產(chǎn)生了問(wèn)題,則使用比較粗的引線(xiàn)。引線(xiàn)的阻抗值與其直徑的平方成反比,直徑增加40%,阻抗減小一半。
許多新的可調電源包括預裝的一條遠端傳感線(xiàn)。一旦連接,這些傳感線(xiàn)就會(huì )為電源提供在分配線(xiàn)遠端測量到的輸出電壓,然后電源就能通過(guò)高速輸出來(lái)適應布線(xiàn)引起的阻抗。這樣的電源會(huì )包括一個(gè)可以高速的最大布線(xiàn)壓降指標,一般典型的指標是1/2V。有了這樣一個(gè)電源則不一定必須使用低阻抗電纜。
評論