基于PEMFC的控制系統電源的設計分析
3.2 隔離采樣電路的設計
為了保證電路的可靠運行,電壓的采樣最好能夠與控制電路隔離,這樣能夠避免主電路中大電流流過(guò)地線(xiàn)時(shí)壓降帶來(lái)的干擾。在本機中,通過(guò)電壓霍爾元件實(shí)現控制電路與主電路的隔離?;魻栯妷涸脑硎牵簩⒋箅娮璐穗妷杭盎魻栐脑?,得到原邊電流,該電流能在副邊產(chǎn)生一定比例的副邊電流,副邊電流流過(guò)電阻產(chǎn)生的壓降能夠反應主電路的電壓值。所設計的DC/DC變換器的輸出直流電壓的采樣電路如圖5所示。

從圖5中的參數可以看出:
UADC1=Uo/10
經(jīng)過(guò)霍爾元件的隔離與運放的處理后,送入DSP的A/D轉換電壓與主電路隔離,提高了整個(gè)電路的抗干擾能力。
3.3 PI調節器的參數選擇
該DC/DC變換器的控制電路采用的是電壓?jiǎn)伍]環(huán)控制,將Gv(s)設計成PI控制器,它的參數選擇在很大程度上決定了DC/DC變換器的性能,因此它們的選擇在機器的研發(fā)過(guò)程中至關(guān)重要。
在研制該機的過(guò)程中,本文是進(jìn)行參數選擇為:先選擇主電路的參數及采樣電路的參數,并且在Matlab中建立該DC/DC變換器的模型,再根據大致原則,對PI的參數先進(jìn)行大致的估計,不斷對PI的參數進(jìn)行調節。得到滿(mǎn)意的結果后,將該參數編程到DSP中,實(shí)際運行后,根據實(shí)驗的結果,再稍微調整。最后得到的結果如下:
Gv(s)=5+20/s
在該參數下,用Matlab仿真后得到的滿(mǎn)載時(shí)結果如圖6所示。

從仿真波形可以看出,在該PI參數設置下,所設計的開(kāi)關(guān)電源的輸出電壓基本上達到了所要求的5 V。
4 實(shí)驗結果與分析
研制的開(kāi)關(guān)電源輸入電壓48 V,輸出24 V空載,5 V電壓輸出電流0.5 A時(shí)測得的電壓波形如圖7所示。經(jīng)測量輸出電壓4.96 V,紋波電壓的峰峰值為Vp-p=35 mV。PEMFC發(fā)電機在運行時(shí)。其輸出端接開(kāi)關(guān)電源,5 V輸出接0.5 W負載時(shí)測得的電壓波形如圖8所示。經(jīng)測量,開(kāi)關(guān)電源的電壓輸出為5.01 V,其峰峰值電壓紋波經(jīng)測量為Vp-p=80 mV。


通過(guò)試驗波形可以看出,研制的DC/DC開(kāi)關(guān)電源輸出電壓穩定,能夠適應PEMFC發(fā)電機的輸出特性,基本滿(mǎn)足控制系統對電源的需求。PEMFC輸出的直流電壓波形中毛刺很多,而且開(kāi)關(guān)電源的制作工藝有待進(jìn)一步完善。因此造成開(kāi)關(guān)電源輸出紋波較大。
5 結 語(yǔ)
設計了開(kāi)關(guān)電源的主電路結構,及該開(kāi)關(guān)電源的濾波、整流等電路,給出了開(kāi)關(guān)電源高頻變壓器的設計方法,計算了元器件參數并選擇型號,研制了電源樣機。對研制的開(kāi)關(guān)電源進(jìn)行了性能測試,能夠適應PEMFC發(fā)電機的輸出特性,滿(mǎn)足控制系統的需求。
本文引用地址:http://dyxdggzs.com/article/177388.htm
評論