<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 新品快遞 > TSMC與生態(tài)環(huán)境伙伴連手推出16FinFET及三維集成電路參考流程

TSMC與生態(tài)環(huán)境伙伴連手推出16FinFET及三維集成電路參考流程

作者: 時(shí)間:2013-09-17 來(lái)源:電子產(chǎn)品世界 收藏

  近日宣布,在開(kāi)放創(chuàng )新平臺(Open Innovation Platform®, OIP)架構下成功推出三套全新經(jīng)過(guò)硅晶驗證的參考流程,協(xié)助客戶(hù)實(shí)現系統單芯片(SoC)與三維芯片堆疊封裝設計,電子設計自動(dòng)化領(lǐng)導廠(chǎng)商與已透過(guò)多種芯片測試載具合作開(kāi)發(fā)并完成這些參考流程的驗證。

本文引用地址:http://dyxdggzs.com/article/170022.htm

  全新的參考流程如下:(一)數字參考流程提供完整的技術(shù)支持協(xié)助解決后平面式(Post-Planar)芯片設計的挑戰,包括粹取(Extraction)、量化線(xiàn)距布局(Quantized Pitch Placement)、低VDD電壓操作、電遷移、以及電源管理;(二)客制化設計參考流程提供包括模擬、混合信號、客制化數字與內存等晶體管級客制化設計與驗證;(三)(3D IC)參考流程能夠克服以三維堆棧方式進(jìn)行垂直整合時(shí)所帶來(lái)的新挑戰。

  TSMC研究發(fā)展副總經(jīng)理侯永清博士表示:「這些參考流程讓設計人員能夠立即采用TSMC的16FinFET工藝技術(shù)進(jìn)行設計,并且為發(fā)展穿透晶體管堆棧(Through Transistor Stacking, TTS)技術(shù)的鋪路。對于TSMC及其開(kāi)放創(chuàng )新平臺設計生態(tài)環(huán)境伙伴而言,及早并完整地提供客戶(hù)先進(jìn)的硅芯片與生產(chǎn)技術(shù)著(zhù)實(shí)是一項重大的里程碑?!?/p>

  16FinFET數字參考流程

  16FinFET數字參考流程使用ARM CortexTM-A15多核心處理器做為驗證載具,協(xié)助設計人員采用此項新技術(shù)克服與FinFET結構相關(guān)的挑戰,包括復雜的三維電阻電容模型(3D RC Modeling)與量化組件寬度(Quantized Device Width)。此參考流程亦提供改善16納米工藝功耗、效能與面積的方法,包括低電壓操作分析、高電阻層繞線(xiàn)優(yōu)化以便將電路電阻降到最低、以及針對以路徑與繪圖為基礎的分析(Path-Based Analysis and Graphic-Based Analysis)進(jìn)行比對以改善自動(dòng)布局繞線(xiàn)(Automatic Place and Route, APR)的時(shí)序收斂(Timing Closure)。

  16FinFET客制化設計參考流程

  16FinFET客制化設計參考流程藉由解決在16FinFET工藝下復雜度提升的挑戰來(lái)協(xié)助客戶(hù)實(shí)現客制化設計,并提供符合16納米制造及可靠性之設計法則。

  參考流程

  三維集成電路工藝藉由整合多個(gè)芯片于同一系統上以顯著(zhù)提升在尺寸微縮、功耗與效能方面的優(yōu)勢,TSMC提供的三維集成電路參考流程能夠解決以三維堆棧方式進(jìn)行垂直整合時(shí)所帶來(lái)的新挑戰,其主要特性包括穿透晶體管堆棧技術(shù)、硅穿孔(Through Silicon Via, TSV)/微凸塊及背面金屬繞線(xiàn)(Microbump and Back-side Metal Routing)、以及硅穿孔對硅穿孔耦合粹取(TSV-to-TSV Coupling Extraction)。

pic相關(guān)文章:pic是什么




關(guān)鍵詞: TSMC 16FinFET 三維集成電路

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>