<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
關(guān) 閉

新聞中心

EEPW首頁(yè) > 工控自動(dòng)化 > 設計應用 > 觸摸屏控制器芯片中的高精度低功耗ADC設計

觸摸屏控制器芯片中的高精度低功耗ADC設計

作者: 時(shí)間:2010-12-23 來(lái)源:網(wǎng)絡(luò ) 收藏


DAC級間耦合電容值的優(yōu)化設計

圖1中CP1、CP2分別為A、B兩點(diǎn)到地的寄生電容。轉換過(guò)程中A、B電荷守恒,于是可得:
30237_1336_4.jpg
C1、C2分別為低權位和高權位子DAC的總容值;CO1和CO2分別是低權位和高權位子DAC的單位容值;K=8,M=4。解方程組,得到輸出電壓為:

由電路參數可知:C02=4C,C01=2-2C=2-4C02,所以:
30237_1336_4.jpg
以高權位DAC為基準,輸出應有如下表達式:

本文引用地址:http://dyxdggzs.com/article/162538.htm

比較式(4)和式(5),可得:


比較式(4)和式(5),可得:

分析耦合電容公式(6)可知,耦合電容大小與低權位寄生電容有關(guān),而與高權位寄生電容無(wú)關(guān)。高權位DAC的寄生電容不影響高低權位間的比例關(guān)系,只影響最終輸出電壓的絕對值。從輸出表達式(5)中可以看到,高權位寄生電容出現在分母中,它會(huì )使輸出絕對值變小,所以應該盡量減小高權位寄生電容值。低權位寄生電容也會(huì )使輸出絕對值變小,但這個(gè)影響很小,和高權位寄生電容的影響相比,幾乎可以忽略不計。根據(6)式,低權位寄生電容出現在耦合電容表達式的分子上, 所以低權位寄生電容越大,耦合電容值也越大,通過(guò)增大耦合電容值就可以消除低權位寄生電容的影響。

寄生電容通常由電容極板和屏蔽層或阱形成,因此寄生容值和高低權位寄生電容大小有關(guān)系。所以,為了減小高權位寄生電容對輸出電壓的影響,在版圖設計時(shí),應盡量減小寄生。

綜合考慮輸入電容要求及電容匹配精度后,選取做在N阱里的雙poly電容。單位電容取為400fF ,權位電容采用單位電容并聯(lián)結構,以提高匹配性。采取中心對稱(chēng)布局,電容上覆蓋metal2作靜電屏蔽層;N阱和metal2均接地。寄生電容主要包括電容上極板和metal2之間、走線(xiàn)與metal2之間的寄生電容等。雖然高4位子DAC的寄生電容不影響權位間比例關(guān)系,但它會(huì )使輸出電壓值降低,以致需要更高精度的比較器。所以將覆蓋在高4位子DAC電容上的metal2開(kāi)孔,減小其寄生容值。

比較器的設計

由于DAC模塊采用的是開(kāi)關(guān)電容網(wǎng)絡(luò ),在此將設計一個(gè)可消除直流失調電壓的開(kāi)關(guān)電容比較器。開(kāi)關(guān)電容比較器使用組合開(kāi)關(guān)電容和開(kāi)環(huán)比較器。它的優(yōu)點(diǎn)是,差分信號可用單端電路進(jìn)行比較,且可對開(kāi)環(huán)比較器直流失調電壓自動(dòng)校零。

本文采用如圖2所示結構設計SAR 中的開(kāi)關(guān)電容比較器。
30237_1336_5.jpg
圖2 開(kāi)關(guān)電容比較器電路圖

當圖2中的開(kāi)關(guān)φ1關(guān)閉時(shí),輸入失調存儲在輸入串聯(lián)的電容C上,電容C將對比較器的輸入失調電壓VOS自動(dòng)校零。電容CP表示比較器輸入到地的寄生電容。在φ1相位周期結束時(shí),C和CP上的電壓為:

開(kāi)關(guān)φ2關(guān)閉時(shí),

如果CP小于C,那么上式可以簡(jiǎn)化如下:



因此電壓V1和V2的差值通過(guò)比較器的增益得到放大,后面的鎖存器根據比較器A的輸出產(chǎn)生邏輯電平,輸出Vout,直流輸入失調電壓自動(dòng)校零。



關(guān)鍵詞: ADC

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>