數字射頻存儲器模塊電路設計
圖5中信號處理發(fā)生在D/A轉換之前,調相和調頻是在數字信號的狀態(tài)下數字信號提高了信號的抗干擾能力,在遠距離傳輸時(shí)產(chǎn)生的傳輸干擾比模擬信號小的多,且易糾錯。如果采用圖4中的先進(jìn)行D/A轉換,再進(jìn)行模擬信號處理.模擬信號本身是連續的電信號,本身就和無(wú)用的干擾信息混合在一起,傳輸過(guò)程中,外界的干擾隨時(shí)有可能使其受到影響而發(fā)生變化,一般經(jīng)過(guò)幾次放大后,會(huì )引起很多失真和引進(jìn)很多干擾,信噪比會(huì )嚴重下降,傳輸的過(guò)程越遠,信號就越差。綜合上述原因,結合電子作戰和DRFM本身的精確復制特性,圖5的結構無(wú)論是在靈敏度和準確度上都優(yōu)于圖4。
3.3 調相模塊FPGA實(shí)現方法
圖6給出數據調相電路組成的模塊.雙口RAM由FPGA來(lái)實(shí)現,由于FPGA的可編程邏輯,采樣數據I10-17,I20-27、Q10-17、Q20-27、數據調相器電路,輸入為I10-17,Q10-17,-I10-17,-Q10-17;輸出為,I10-17,Ql0-17,I10-17,Q10-17,-I10-17,-Q10-17;輸入輸出組合,由控制字Sn~S1的組合決定。設計采用了數字調相移頻的原理.通過(guò)連續改變數字移相器的相移使輸出信號載頻偏移設定值。該方法的移頻精度、穩定度取決于數字電路的時(shí)鐘精度和穩定度。本文引用地址:http://dyxdggzs.com/article/158035.htm
綜上所述,得到可控制的調頻調相干擾信號,進(jìn)而優(yōu)化了DRFM的干擾系統。DRFM本身是一種高速數字存儲器件.可以在滿(mǎn)足奈奎斯特采樣定理的條件下對截獲到的信號作長(cháng)時(shí)間相參復制,如加入信號處理模塊就可以更靈活的產(chǎn)生干擾信號,使適當的干擾信號進(jìn)入對方雷達接收設備,破壞對方雷達對目標回波信號的檢測,達到有效干擾的目的。而且此方法有很高的抗干擾特性.設計靈活,較易實(shí)現,不失為一種新的選擇。
4 結語(yǔ)
主要分析在雷達干擾機中DRFM結構的工作原理.加入了一種信號調制模塊,該方法突破了傳統時(shí)間遲延的干擾效果??筛屿`活的產(chǎn)生滿(mǎn)足設計要求的干擾信號,達到有效干擾目的。并提出用FPGA方法數字調相,可簡(jiǎn)單快捷達到干擾目的,優(yōu)化DRFM的結構和干擾精度,為未來(lái)的電子戰設備提供有效的參考價(jià)值。
評論