10~37 GHz CMOS四分頻器的設計
1 引言
隨著(zhù)通信技術(shù)的迅猛發(fā)展,人們對通信系統中單元電路的研究也越來(lái)越多。而分頻器廣泛應用于光纖通信和射頻通信系統中,因此,高速分頻器的研究也日益受到關(guān)注。分頻器按實(shí)現方式可分為模擬和數字兩種。模擬分頻器可由注入鎖定等結構實(shí)現,一般具有工作頻率高、功耗低等優(yōu)點(diǎn),但是分頻范圍較小,芯片面積較大。數字分頻器基于觸發(fā)器結構,一般分頻范圍較寬,芯片面積較小,但相對于模擬分頻器其工作頻率較低,功耗較大。這里采用UMC 0.13 um的CMOS工藝(其特征頻率fT約100 GHz),在電源電壓為1.2 V時(shí),實(shí)現一個(gè)高速、寬分頻范圍的數字四分頻器。
2 電路設計
圖1為四分頻器的系統框圖。它由兩個(gè)二分頻器級聯(lián)而成。為了實(shí)現級間隔離和電平匹配,在兩個(gè)二分頻器之間加入級間緩沖電路。為便于區分這兩個(gè)分頻器,將前一個(gè)二分頻器稱(chēng)為高速二分頻器,后一個(gè)二分頻器稱(chēng)為低速二分頻器。因為要測試電路,需考慮輸入和輸出端口的阻抗匹配。為解決這些問(wèn)題,電路中設計輸人和輸出部分。輸入部分除實(shí)現輸入阻抗匹配外,還要提供直流偏置。輸出部分用以保證測試時(shí)的阻抗匹配以及得到一定的輸出信號幅度。
2.1 二分頻器
這里采用的二分頻器為全差分的共柵動(dòng)態(tài)負載結構,其框圖和電路圖如圖2a和圖2b所示。
分頻器相關(guān)文章:分頻器原理
評論