超寬帶雷達信號電路的設計實(shí)現
摘要: 介紹了一種超寬帶雷達信號波形產(chǎn)生器的設計與實(shí)現,信號由DDS+PLL+混頻器產(chǎn)生。該產(chǎn)生器采用高性能數字鎖相環(huán)芯片Q3236、壓控振蕩器Q3500-0916T和混頻器IAM-81008構成核心單元,利用新型低頻和超帶寬帶通濾波器完成超寬帶雷達信號。這種超寬帶雷達信號的實(shí)現對提高現有雷達的性能以及研制新一代高性能雷達都具有重要意義。
本文引用地址:http://dyxdggzs.com/article/153868.htm關(guān)鍵詞: 超寬帶 直接數字合成 鎖相環(huán) 混頻器 濾波器
雷達是對遠距離目標進(jìn)行無(wú)線(xiàn)電探測、定位、測軌和識別的電子設備,無(wú)論對軍用還是對民用,都占據重要位置。雷達技術(shù)的迅速發(fā)展,促使雷達性能不斷提高,就雷達信號而言,已由傳統的模擬技術(shù)向數字技術(shù)方向發(fā)展。傳統的雷達信號只有連續波和矩形包絡(luò )射頻脈沖兩種形式,技術(shù)雖然成熟,但采用此種信號的雷達,目標參數的測量能力和精度均受到限制,遠不能適應現代雷達發(fā)展的要求[1]?;谶@一點(diǎn),本文采用DDS+PLL+混頻器+濾波器技術(shù),設計一種具有寬頻帶、高穩定度和快速跳變的超寬帶雷達信號[2]。這種超寬帶雷達信號的實(shí)現,對提高現有雷達的性能以及研制新一代高性能雷達都具有重要意義。
1 總體方案的擬定
超寬帶雷達信號電路方框圖如圖1所示。它的基本原理是利用參考源DDS[3~4]的微小頻率變化激勵鎖相環(huán)輸出頻率f0的大范圍變化,具體公式如下:

本文以產(chǎn)生160MHz~650MHz的超寬帶信號為例,輸入的較低頻率由DDS產(chǎn)生,輸出的較高頻率由DDS+PLL+混頻器產(chǎn)生,即用3.3MHz的DDS輸出信號激勵PLL,產(chǎn)生1160MHz~1650MHz信號。該信號與1000MHz本振混頻即可產(chǎn)生160MHz~650MHz信號(其中N=32,M=360)。
鎖相環(huán)由Qualcomm公司新推出的高性能數字鎖相環(huán)芯片Q3236、壓控振蕩器Q3500C-0916T和抑制濾波器組成,混頻器采用HP公司的IAM-81008。放大器中的反饋放大器采用微波單片集成放大器,選用HP公司的INA-02186硅雙極MMIC反饋放大器;而線(xiàn)性放大器選用MC10H115,是四個(gè)用于整形且通過(guò)長(cháng)線(xiàn)傳輸不同信號的放大器。本地振蕩器采用一個(gè)晶振倍頻源,倍頻至1000MHz,為降低倍頻源的輸出雜散分量,在輸出端進(jìn)行濾波,以得到頻譜純凈的本振源信號。為了縮短頻率合成器頻率的轉換時(shí)間,在鎖相環(huán)路基礎上外加快速捕獲電路??焖俨东@電路是采用頻率數字變換輔助捕獲方法獲得捕獲的。
圖1中的環(huán)路濾波器采用帶預積分的有源積分濾波器[1],如圖2所示。


就阻帶衰減的陡度而言,以橢圓函數濾波器最好,所以抑制濾波器選擇橢圓函數濾波器。在本電路中,參考輸入頻率為10MHz,參考分頻比為3,故鑒頻鑒相器輸出為3.33MHz。為降低整個(gè)頻率綜合器的雜散噪聲和相位噪聲,設計時(shí)考慮到從0~1.2MHz的范圍內衰減不大于0.2dB,而3MHz以上的范圍衰減大于60dB,最后設計的抑制濾波器如圖3所示。其幅頻特性如圖4所示。

DIY機械鍵盤(pán)相關(guān)社區:機械鍵盤(pán)DIY
評論