<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > FPGA/EPLD的自上而下設計方法

FPGA/EPLD的自上而下設計方法

作者: 時(shí)間:2010-09-26 來(lái)源:網(wǎng)絡(luò ) 收藏

  支持廣泛的FPGA廠(chǎng)商及其最新芯片型號,包括采用深亞微米技術(shù)的器件。廠(chǎng)商包括:Actel、Altera、Atmel、Cypress、Lattice、Lucent、Motorola、Quicklogic、Xilinx等;

  到ASIC可實(shí)現無(wú)縫升級,保證數據的兼容性及可再利用性;

  即插即用,可與各種前端/后端工具結合使用,設計數據無(wú)虛人為干預/修改;

  持UNIX平臺和Win95/NT平臺,不同平臺工具具有相同的用戶(hù)界面、功能、并完全保證設計數據的兼容性。

  3. 功能仿真與時(shí)序驗證-ModelSim

  ---- 在 Top-Down設計流程中,設計仿真包含在設計過(guò)程的每一環(huán)節中,以保證設計的正確性。 ModelSim不僅可以完成設計的功能驗證(RTL級),也可實(shí)現邏輯綜合后的門(mén)級仿真以及布局布線(xiàn)后的功能和時(shí)序驗證。

  ---- ModelSim的主要特點(diǎn):

  完全支持VHDL和Verilog標準;

  采用直接編輯技術(shù)(Direct-Compiled),大大提高HDL編譯和仿真速度;

  唯一支持VHDL和Verilog混合描述的仿真工具;

  支持RTL級和門(mén)級驗證,支持VITAL,SDF等;

  具有友好的用戶(hù)界面,仿真器包括主控窗口、源碼窗口、仿真波形窗口、列表窗口、數據流窗口、設計結構/層次窗口、過(guò)程管理窗口等;

  支持單步調試,斷點(diǎn)設置,批命令處理方式,幫助設計師快速完成設計調試和驗證;

  可與Renoir協(xié)同工作,完成狀態(tài)圖和流程圖的動(dòng)畫(huà)調試;

  即插即用,可與其它工具結合,完成各種流程;

  支持UNIX和Window 95/NT平臺,不同平臺間具有相同的用戶(hù)界面和數據庫。


上一頁(yè) 1 2 3 下一頁(yè)

關(guān)鍵詞: 方法 設計 自上而下 FPGA/EPLD

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>