<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 利用布線(xiàn)技巧提高嵌入式系統PCB的信號完整性

利用布線(xiàn)技巧提高嵌入式系統PCB的信號完整性

作者: 時(shí)間:2010-10-19 來(lái)源:網(wǎng)絡(luò ) 收藏

O 引言
隨著(zhù)電子技術(shù)的迅猛發(fā)展,的應用越來(lái)越廣泛,在很多應用中,人們考慮的不再是功能和性能,而是可靠性和兼容性。印制電路板(print circuit board,)是電子產(chǎn)品中電路元件和器件的基本支撐件,其設計質(zhì)量往往直接影響的可靠性和兼容性。以往,一些低速電路板中,時(shí)鐘頻率一般只有10 MHz左右,電路板或封裝設計的主要挑戰就是如何在雙層板上布通所有的線(xiàn)以及如何在組裝時(shí)不破壞封裝。由于互連線(xiàn)不曾影響性能,所以互連線(xiàn)的電氣特性并不重要。在這種意義下對低速電路板中的互連線(xiàn)是暢通透明的。但是隨著(zhù)系統的發(fā)展,采用的電路基本上都是高頻電路,由于時(shí)鐘頻率的,上升沿也變短,印制電路對經(jīng)過(guò)信號產(chǎn)生的容抗和感抗將遠遠大于印制電路本身的電阻,嚴重影響信號的。對于嵌入式系統,當時(shí)鐘頻率超過(guò)100 MHz或上升沿小于1 ns時(shí),信號效應就變得重要了。
中,信號線(xiàn)是信號傳輸的主要載體,信號線(xiàn)的走線(xiàn)情況將直接決定信號傳輸的優(yōu)越,從而直接影響整個(gè)系統的性能。不合理的,將嚴重引發(fā)多種信號的問(wèn)題,對電路產(chǎn)生時(shí)序、噪聲和電磁干擾(EMI)等,將嚴重影響系統的性能。對此,本文從高速數字電路中信號線(xiàn)的實(shí)際電氣特性出發(fā),建立電氣特性模型,尋找影響信號完整性的主要原因及解決問(wèn)題的方法,給出中應該注意的問(wèn)題和遵循的方法和。

1 信號完整性
信號完整性是指信號在信號線(xiàn)上的質(zhì)量,即信號在電路中能以正確的時(shí)序和電壓電平作出響應的能力,信號具有良好的信號完整性是指在需要的時(shí)候具有所必需達到的電壓電平數值。差的信號完整性不是由某一單一因素導致的,而是板級設計中多種因素共同引起的。信號完整性問(wèn)題體現在很多方面,主要包括延遲、反射、串擾、過(guò)沖、振蕩、地彈等。
延遲(Delay):延遲是指信號在板的傳輸線(xiàn)上以有限的速度傳輸,信號從發(fā)送端發(fā)出到達接收端,其間存在一個(gè)傳輸延遲。信號延遲會(huì )對系統的時(shí)序產(chǎn)生影響;傳輸延遲主要取決于導線(xiàn)的長(cháng)度和導線(xiàn)周?chē)橘|(zhì)的介電常數。在高速數字系統中,信號傳輸線(xiàn)長(cháng)度是影響時(shí)鐘脈沖相位差的最直接因素,時(shí)鐘脈沖相位差是指同時(shí)產(chǎn)生的兩個(gè)時(shí)鐘信號到達接收端的時(shí)間不同步。時(shí)鐘脈沖相位差降低了信號沿到達的可預測性,如果時(shí)鐘脈沖相位差太大,會(huì )在接收端產(chǎn)生錯誤的信號。
反射(Reflection):反射就是信號在信號線(xiàn)上的回波。當信號延遲時(shí)間遠大于信號跳變時(shí)間時(shí),信號線(xiàn)必須當作傳輸線(xiàn)。當傳輸線(xiàn)的特性阻抗與負載阻抗不匹配時(shí),信號功率(電壓或電流)的一部分傳輸到線(xiàn)上并到達負載處,但是有一部分被反射了。若負載阻抗小于原阻抗,反射為負;反之,反射為正。的幾何形狀、不正確的線(xiàn)端接、經(jīng)過(guò)連接器的傳輸及電源平面不連續等因素的變化均會(huì )導致此類(lèi)反射。
串擾(Crosstalk):串擾是兩條信號線(xiàn)之間的耦合、信號線(xiàn)之間的互感和互容引起信號線(xiàn)上的噪聲。容性耦合引發(fā)耦合電流,而感性耦合引發(fā)耦合電壓。串擾噪聲源于信號線(xiàn)網(wǎng)之間、信號系統和電源分布系統之間、過(guò)孔之間的電磁耦合。串繞有可能引起假時(shí)鐘、間歇性數據錯誤等,對鄰近信號的傳輸質(zhì)量造成影響?,F實(shí)中,無(wú)法完全消除串擾,但可將其控制在系統所能承受的范圍之內。PCB板層的參數、信號線(xiàn)間距、驅動(dòng)端和接收端的電氣特性、基線(xiàn)端接方式對串擾都有一定的影響。
過(guò)沖(Overshoot)和下沖(Undershoot):過(guò)沖就是第一個(gè)峰值或谷值超過(guò)設定電壓,對于上升沿,是指最高電壓;對于下降沿,是指最低電壓。下沖是指下一個(gè)谷值或峰值超過(guò)設定電壓。過(guò)分的過(guò)沖能夠引起保護二極管工作,導致其過(guò)早的失效。過(guò)分的下沖能夠引起假的時(shí)鐘或數據錯誤(誤操作)。
振蕩(Ringing)和環(huán)繞振蕩(Rounding):振蕩現象是反復出現的過(guò)沖和下沖。信號的振蕩即是由線(xiàn)上過(guò)渡的電感和電容引起的振蕩,屬于欠阻尼狀態(tài),而環(huán)繞振蕩,屬于過(guò)阻尼狀態(tài)。振蕩和環(huán)繞振蕩同反射一樣也是由多種因素引起的,振蕩可以通過(guò)適當的端接予以減小,但是不可能完全消除。
地電平反彈噪聲和回流噪聲:當電路中有較大的電流涌動(dòng)時(shí)會(huì )引起地電平反彈噪聲,如大量芯片的輸出同時(shí)開(kāi)啟時(shí),將有一個(gè)較大的瞬態(tài)電流在芯片與板的電源平面流過(guò),芯片封裝與電源平面的電感和電阻會(huì )引發(fā)電源噪聲,這樣會(huì )在真正的地平面上產(chǎn)生電壓波動(dòng)和變化,這個(gè)噪聲會(huì )影響其他元件的動(dòng)作。負載電容的增大,負載電阻的減小,地電感的增大,同時(shí)開(kāi)關(guān)器件數目的增加均會(huì )導致地彈的增大。

linux操作系統文章專(zhuān)題:linux操作系統詳解(linux不再難懂)

上一頁(yè) 1 2 3 下一頁(yè)

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>