<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 正交相干檢波方法及FPGA的實(shí)現

正交相干檢波方法及FPGA的實(shí)現

作者: 時(shí)間:2010-11-20 來(lái)源:網(wǎng)絡(luò ) 收藏



2 基于方案
首先將輸入的一路12位數字信號中的每一位都與時(shí)鐘信號進(jìn)行異或運算,以使I’(n)=x(2n)(-1)n和Q’(n)=x(2n+1)(-1)n+1,從而達到符號修正的目的。經(jīng)過(guò)修正,輸出的數字信號序列是一個(gè)由I的偶數項和Q的奇數項交替出現所組成的序列,即:I0,Q1,I2,Q3,I4,Q5,…,I2n,Q2n+1…。為Bessel插值,還需要得到某時(shí)刻Q2n+1值所對應的I的偶數項(I2n-2,I2n,I2n+2和I2n+4)。鑒于移位寄存器有延時(shí)功能,可使用12片移位寄存器74164取出I的偶數項序列,同時(shí)分離的還有相應的Q2n+1一路信號。接著(zhù),I的偶數項序列經(jīng)過(guò)加法器電路進(jìn)行有符號加、減法運算。由于Bessel插值中的分母均為2的整數冪,因而用右移來(lái)2的整數冪除法非常方便。其實(shí)現框圖如圖2所示。


實(shí)現,由于只涉及移位、簡(jiǎn)單門(mén)和加減法運算,因此,用FPGA實(shí)現起來(lái)很方便,也可以獲得較高的運算速率。

3 基于FPGA的硬件仿真結果
為便于觀(guān)察,仿真時(shí)可設定輸入信號A (t)為常數,A/D的采樣率fs為8 MHz來(lái)對信號進(jìn)行中頻采樣并插值,以得到二路信號。運用QuartusⅡ的仿真結果如圖3所示。


圖3中,data為A/D采樣后的輸入信號,xor為符號修正后的信號,i_out,q_out為輸出信號。
之后,將仿真程序下載到電路板中的FPGA(使用的是ALTERA公司的EPlC3T144C7芯片)中,便可用示波器觀(guān)察到如圖4所示的仿真結果。


從圖4可以看出,I,Q兩路輸出為相似的波形,符合前面的設定A(t)為常數;其中圖4(a)為圖4(b)的展開(kāi)圖,由圖4可以看出,I,Q兩路
信號存在相位上的差異。

4 結束語(yǔ)
本文詳細介紹了中頻直接采樣及Bessel插值理論,并基于這一理論,用FPGA將一路中頻信號分解成了兩路數字信號,本文同時(shí)重點(diǎn)給出了用FPGA實(shí)現這一過(guò)程的詳細方案。

模擬信號相關(guān)文章:什么是模擬信號


fpga相關(guān)文章:fpga是什么



上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: 實(shí)現 FPGA 方法 相干 正交

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>