<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 基于FPGA的模擬視頻轉SDI的轉換器設計與實(shí)現

基于FPGA的模擬視頻轉SDI的轉換器設計與實(shí)現

作者:聶楊 陶慶肖 姚君 張家會(huì ) 馬祖其 時(shí)間:2013-03-21 來(lái)源:電子產(chǎn)品世界 收藏

  摘要:為了將現有模擬視頻系統接入到數字串行視頻系統,需要將模擬視頻轉換成信號。采用SAA7113先將模擬視頻數字化,用Altera公司的CYCLONE III系列完成信號的擾碼、編碼等功能,接口芯片采用國家半導體公司的,使用Tektronix VFM 7120進(jìn)行測試,信號指標符合SMPTE259M標準?;?a class="contentlabel" href="http://dyxdggzs.com/news/listbylabel/label/FPGA">FPGA的視頻轉換器設計,過(guò)程簡(jiǎn)單,可移植性強,并且可以方便字幕疊加。

本文引用地址:http://dyxdggzs.com/article/143372.htm

  引言

  目前我國廣電系統大都采用數字接口,該接口采用75歐同軸電纜傳輸未經(jīng)壓縮的數字視頻信號,在SMPTE259M中規定了A、B、C、D 4種標準,傳輸速率分別為143Mbit/s、177Mbit/s、270Mbit/s、360Mbit/s,其中最常見(jiàn)的是270Mbit/s。本文設計的轉換器可以將傳統的模擬視頻信號轉換成270Mbit/s的數字視頻,以便和數字電視系統相互兼容。

  設備組成及工作原理

  本設備可以分為三部分,第一部分是模擬視頻的數字化,第二部分是SDI信號編碼,第三部分是線(xiàn)路驅動(dòng)。設備框圖如圖1所示。模擬視頻信號經(jīng)過(guò)SAA7113進(jìn)行A/D轉換,輸出10路27Mbit/s的并行數據,將10路并行數據進(jìn)行擾碼處理以及并串轉換后打包成270Mbit/s的SDI串行信號,FPGA輸出的串行數據經(jīng)過(guò)線(xiàn)路驅動(dòng)后最終輸出幅度為800mV的標準SDI信號?! ?/p>

 

  A/D轉換

  A/D轉換部分采用Philips公司生產(chǎn)的專(zhuān)用視頻解碼芯片SAA7113,該芯片能將NTSC或PAL復合視頻信號轉換成8位或10位復合ITU-R BT.656標準的YCbCr分量視頻。該芯片有兩路視頻輸入VIN1和VIN2,用戶(hù)可以通過(guò)配置芯片內部相應寄存器選擇VIN1或VIN2來(lái)進(jìn)行A/D轉換。同時(shí)該芯片還具有生成測試模板的功能,當輸入端沒(méi)有視頻信號時(shí),SAA7113可自動(dòng)輸出黑屏,也可以通過(guò)寄存器配置產(chǎn)生藍屏、75%彩條或100%彩條輸出。

  SAA7113外圍電路簡(jiǎn)單,只需少量的額外元器件即可工作,具體電路參見(jiàn)SAA7113的芯片手冊,在此不再贅述。

  FPGA信號編碼

  FPGA信號編碼為本設計的核心部分,主要包含了PLL模塊、擾碼模塊、并串轉換模塊以及對SAA7113的I2C配置模塊,該部分功能全部由FPGA來(lái)完成。本設計采用了Altera公司生產(chǎn)的Cyclone III系列的FPGA芯片,根據設計需求,選用了EP3C5E144來(lái)完成SDI信號的編碼工作,主要程序代碼采用Verilog語(yǔ)言來(lái)編寫(xiě)。

模擬信號相關(guān)文章:什么是模擬信號


fpga相關(guān)文章:fpga是什么




關(guān)鍵詞: FPGA SDI LMH0001 201303

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>