<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 新品快遞 > Altera發(fā)布最新版Quartus II開(kāi)發(fā)軟件

Altera發(fā)布最新版Quartus II開(kāi)發(fā)軟件

—— Quartus II軟件v12.0進(jìn)一步提高了系統設計人員的效能和性能優(yōu)勢
作者: 時(shí)間:2012-06-13 來(lái)源:電子產(chǎn)品世界 收藏

  公司(Nasdaq: ALTR)日前發(fā)布業(yè)界成熟可靠的最新版  II開(kāi)發(fā)軟件——對于設計,性能和效能在業(yè)界首屈一指的軟件。 II軟件12.0版進(jìn)一步提高了用戶(hù)的效能和性能優(yōu)勢,例如,對于高性能28-nm設計,編譯時(shí)間縮短了4倍。其他更新包括擴展28-nm器件支持,初次支持 SoC ,增強Qsys系統集成和DSP Builder工具,以及經(jīng)過(guò)改進(jìn)的知識產(chǎn)權(IP)內核等。

         業(yè)界最快的編譯時(shí)間

本文引用地址:http://dyxdggzs.com/article/133491.htm

   II軟件12.0保持業(yè)界最快的編譯時(shí)間,使得用戶(hù)能夠將設計團隊資源集中在設計創(chuàng )新上,同時(shí)提高了設計人員的效能。采用這一版本軟件,與公司以前版本軟件相比,Stratix V FPGA用戶(hù)編譯時(shí)間平均縮短了35%,而Cyclone V和Arria  V FPGA用戶(hù)編譯時(shí)間平均縮短了25%?! ?/p>

 

  擴展28-nm FPGA支持

  Quartus II軟件12.0擴展了對28-nm FPGA的支持,包括,初次支持具有硬核雙核ARM Cortex-A9處理器的 SoC FPGA。用戶(hù)可以選擇并開(kāi)始設計多種低成本、中端和高端28-nm FPGA:新支持包括:

  • 對Stratix V GX和Stratix V GS產(chǎn)品器件的編程支持

           o 5SGXA7、5SGXA4、5SGXA3和5SGXA5
           o 5SGSD5和5SGSD4

  • 對Stratix V GT FPGA的編程支持

           o 5SGTC5

  • 對最大的Arria V GT FPGA的器件支持

           o 5AGTD7,最終引出支持

  • 對Cyclone V FPGA的器件支持

           o 5CEA7和5CGTD7
           o 5CEA9、5CGXC9和5CGTD9

  • 對Cyclone V SX SoC FPGA的編譯支持

           o 5CSXFC6D6

  Qsys系統集成工具增加了AXI-3接口支持

  對于這一版本軟件,Altera還在其Qsys系統集成工具中增加了對ARM AMBA  AXI-3接口的支持,用戶(hù)能夠根據不同的標準接口,靈活的連接IP內核和IP子系統。Qsys是FPGA業(yè)界首款基于芯片網(wǎng)絡(luò )(NoC)技術(shù)的系統集成工具,為用戶(hù)提供高性能互聯(lián)。這一工具使用分層方法集成了IP功能和IP子系統,從而簡(jiǎn)化系統開(kāi)發(fā)。最新版具有多種使用方便的特性,提高系統設計人員的自動(dòng)化工作程度,簡(jiǎn)化設計重用。

  Quartus II設計套裝的其他特性包括:

  • DSP Builder 12.0新的數字信號處理(DSP)支持——通過(guò)系統控制臺,與MATLAB的DDR存儲器進(jìn)行通信,并具有新的浮點(diǎn)功能,提高了設計效能,以及DSP效率。
  • 經(jīng)過(guò)改進(jìn)的視頻和圖像處理(VIP)套裝以及視頻接口IP——通過(guò)具有邊緣自適應算法的Scaler II MegaCore功能以及新的Avalon-Streaming (Avalon-ST)視頻監視和跟蹤系統IP內核,簡(jiǎn)化了視頻處理應用的開(kāi)發(fā)。
  • 增強收發(fā)器設計和驗證——更新了Arria V FPGA的收發(fā)器工具包支持,進(jìn)一步提高收發(fā)器數據速率(對于Stratix V FPGA,高達14.1 Gbps)。

  Altera公司產(chǎn)品和企業(yè)市場(chǎng)副總裁Vince Hu評論:“從設計規劃到編譯實(shí)施,Altera通過(guò)Quartus II軟件進(jìn)一步簡(jiǎn)化設計過(guò)程。采用我們的12.0版軟件,用戶(hù)可以充分發(fā)揮更快的編譯時(shí)間和擴展器件支持這些優(yōu)勢,滿(mǎn)足當前的系統性能需求和效能要求,特別是28-nm設計工程。”

  Quartus II軟件簡(jiǎn)介

  Altera的Quartus II軟件提供具有業(yè)界領(lǐng)先工具和功能的設計套裝,提高了FPGA設計人員的效能。設計環(huán)境提供前沿的綜合和布局布線(xiàn)算法,以及高級DSP設計和系統集成工具,包括多種經(jīng)過(guò)預驗證的IP內核等,支持FPGA設計人員滿(mǎn)足嚴格的產(chǎn)品及時(shí)面市目標。開(kāi)發(fā)套裝支持所有的FPGA設計過(guò)程,從設計輸入,到時(shí)序收斂,直至驗證。

  價(jià)格和供貨信息

  現在可以下載Quartus II軟件12.0訂購版和免費的網(wǎng)絡(luò )版。Altera的軟件訂購程序將軟件產(chǎn)品和維持費用合并在一個(gè)年度訂購支付中,簡(jiǎn)化了獲取Altera設計軟件的過(guò)程。Quartus II軟件訂戶(hù)可以收到ModelSim-Altera入門(mén)版軟件,以及IP基本套裝的全部許可,它包括15個(gè)Altera最流行的IP (DSP和存儲器)內核。一個(gè)節點(diǎn)鎖定的PC許可年度軟件訂購價(jià)格為2,995美元,可以通過(guò)Altera eStore購買(mǎi)。

fpga相關(guān)文章:fpga是什么




關(guān)鍵詞: Altera FPGA Quartus

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>