基于Wishbone接口的高速可復用SPI IP核設計
SPI總線(xiàn)介紹
本文引用地址:http://dyxdggzs.com/article/128804.htmSPI總線(xiàn)是一種全雙工、同步、串行數據接口標準總線(xiàn)。與其他總線(xiàn)相比較,它具有結構簡(jiǎn)單(只有四根接口線(xiàn)),速度快,通信可靠等優(yōu)點(diǎn)。SPI通信以主從方式工作,即一個(gè)主設備和一個(gè)從設備或多個(gè)從設備。這種工作方式需要MISO(數據輸入)、MOSI(數據輸出)、SCK(時(shí)鐘信號)、SS(片選信號)4根線(xiàn),其主要功能如下:
1)MOSI:輸出信號,主設備數據輸出,從設備數據輸入;
2)MISO:輸入信號,主設備數據輸入,從設備數據輸出;
3)SCK:時(shí)鐘信號;
4)SS:輸出信號,從設備使能信號。
SPI協(xié)議通過(guò)數據交換完成通信,主設備產(chǎn)生SCK時(shí)鐘信號,MISO、MOSI基于此時(shí)鐘信號完成數據傳輸。數據輸出通過(guò)MISO數據線(xiàn),數據在時(shí)鐘上升沿或下降沿傳輸,在下一個(gè)下降沿或上升沿被讀取,完成一位數據傳輸。由于SCK時(shí)鐘信號只由主設備產(chǎn)生,從設備不能產(chǎn)生時(shí)鐘信號,因此,在一個(gè)SPI系統中,至少要有一個(gè)主設備。
普通串行通信協(xié)議完成一次通信至少需要連續傳送8位數據,而SPI協(xié)議允許一位一位傳送數據,甚至允許傳送暫停。SCK時(shí)鐘信號由主設備產(chǎn)生,當沒(méi)有時(shí)鐘跳變時(shí),從設備不處理數據,也就是說(shuō),主設備通過(guò)對SCK時(shí)鐘信號的控制實(shí)現對通信的控制。
SPI設計與實(shí)現
本文采用Top_down方法,至上而下的設計流程對所要設計的SPI接口IP核進(jìn)行總體規劃,建立架構,對系統進(jìn)行層次劃分。首先將所設計的SPI接口IP核與片上系統和SPI外設之間的連接架構簡(jiǎn)單歸結為圖1。
評論