<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 專(zhuān)題 > 賽靈思昂首挺進(jìn)2.5D FPGA時(shí)代!

賽靈思昂首挺進(jìn)2.5D FPGA時(shí)代!

作者:木易 時(shí)間:2011-12-19 來(lái)源:電子技術(shù)應用 收藏

  在28nm工藝節點(diǎn),(Xilinx)給了我們很多驚喜!

本文引用地址:http://dyxdggzs.com/article/127140.htm

  2010年10月,(Xilinx)聯(lián)合臺積電蔣尚以發(fā)布 3D封裝技術(shù)-----堆疊硅片互聯(lián)()技術(shù)。

  差不多一年過(guò)去了,在10月26日(Xilinx)又給了我們一個(gè)大驚喜,發(fā)布又一個(gè)里程牌式的產(chǎn)品----基于堆疊硅片互聯(lián)()技術(shù)的世界最大容量 Virtex-7 2000T。Virtex-7 2000T利用68 億個(gè)晶體管為客戶(hù)提供了200 萬(wàn)個(gè)邏輯單元,相當于 2,000 萬(wàn)個(gè) ASIC 門(mén),專(zhuān)門(mén)針對系統集成、ASIC 替代以及 ASIC 原型和模擬仿真的市場(chǎng)需求。堆疊硅片互聯(lián)() 技術(shù)的應用成就了賽靈思(Xilinx)大容量,而2.5D IC堆疊技術(shù)的率先應用, 使得賽靈思(Xilinx)能夠為客戶(hù)提供兩倍于同類(lèi)競爭產(chǎn)品的容量并超越摩爾定律的發(fā)展速度。而這是單硅片FPGA在 28nm工藝節點(diǎn)所根本無(wú)法實(shí)現的。

  賽靈思(Xilinx)亞太區銷(xiāo)售及市場(chǎng)總監張宇清,全球高級副總裁、亞太區執行總裁湯立人,產(chǎn)品市場(chǎng)營(yíng)銷(xiāo)總監Brent Przybus

  本次發(fā)布會(huì )上,賽靈思(Xilinx)稱(chēng)其堆疊硅片互聯(lián)技術(shù)為2.5D而不是3D。

  賽靈思公司全球高級副總裁、亞太區執行總裁湯立人解釋了原因,3D堆疊是使用TSV技術(shù)將多顆主動(dòng)元件垂直堆疊在一起, 即主動(dòng)和主動(dòng)堆疊,這樣的實(shí)現方式存在幾個(gè)挑戰,第一是主動(dòng)元件的散熱問(wèn)題;第二是在高溫狀態(tài)下, 硅通孔(TSV)所產(chǎn)生的應力影響到周邊晶體管的性能 (即周邊和其它晶體管有快又慢, 不均衡, 影響整體性能)。這些挑戰對于很多芯片供應商和晶圓廠(chǎng)來(lái)說(shuō),在未來(lái)2-3年內都沒(méi)有可行的解決方案。

  湯立人接著(zhù)介紹,賽靈思(Xilinx)的堆疊硅片互聯(lián)技術(shù)是將4個(gè)28nm FPGA,通過(guò)硅中介層連接。硅中介層是被動(dòng)的。因為是被動(dòng)的,中間沒(méi)有晶體管,不存在TSV應力以及散熱問(wèn)題。賽靈思稱(chēng)其為2.5D技術(shù),認為是可以代替3D的技術(shù)。

  湯立人認為:“2.5D是一個(gè)非常大的轉折點(diǎn)。Virtex-72000TFPGA可以加速替代ASIC和ASSP。”據悉,賽靈思是全球第一家部署2.5D堆疊硅片互聯(lián)技術(shù)的企業(yè)。而且在FPGA行業(yè),賽靈思(Xilinx)可能是唯一一家適合2.5D技術(shù)的企業(yè),這要得益于賽靈思 的FPGA的獨特架構。賽靈思亞太區銷(xiāo)售及市場(chǎng)總監張宇清解釋到:“CPU廠(chǎng)商很難做到,別的FPGA廠(chǎng)商也很難做,因為2.5D技術(shù)跟原來(lái)的架構非常有關(guān)系,賽靈思的FPGA架構是Column Base,加減模塊比較方便,每個(gè)Column之間是可以連接在一起,四個(gè)之間連接起來(lái),走線(xiàn)是最短的。如果不是這種架構,邏輯是隨便放的,很難做到。”

  Virtex-7 2000T對于拓展FPGA業(yè)務(wù)發(fā)展是非常重要的,體現在:一,可以替代ASIC和ASSP,替代2000萬(wàn)門(mén)的ASIC產(chǎn)品。ASIC NRE費用非常貴,想做28nm的ASIC,需要投入5000萬(wàn)-6000萬(wàn)美金,比40nm ASIC投資增加了40%。二,集成度,Virtex-7 2000T在集成度方面非常成功,在功耗,性能,成本方面具有非常優(yōu)異的性?xún)r(jià)比。Virtex-7 2000T FPGA可實(shí)現180000MIPS,而總功耗控制在20瓦以?xún)取?/p>

  在總體投入成本相當的情況下,Virtex-7 2000T可把開(kāi)發(fā)時(shí)間提高2/3;同時(shí)創(chuàng )建集成系統,提高系統帶寬,并因為避免了I / O互連而大幅降低功耗。此外還可以加速先進(jìn)ASIC系統的原型設計和模擬仿真。

  Virtex-7 2000T已經(jīng)開(kāi)始供貨,已經(jīng)有日本的一家廠(chǎng)商用來(lái)做裸眼3D TV。

  據悉,賽靈思同時(shí)也在進(jìn)行3D技術(shù)的研發(fā),2.5D技術(shù)會(huì )不會(huì )是一個(gè)過(guò)渡呢?湯立人表示,2.5D會(huì )一直走下去的,2.5D有自己的應用,不一定會(huì )被3D代替。目前2.5D上所有晶片都是同構的,將來(lái)2.5D可以做到異構。也許可以把 65nm的A/D、20nm的存儲器,還有CPU等放在一起,實(shí)現異構IC互聯(lián),那將會(huì )帶來(lái)更多的革新。而且賽靈思明年將會(huì )推出基于2.5D堆疊硅片互聯(lián)技術(shù)的7系列HT產(chǎn)品。



關(guān)鍵詞: 賽靈思 FPGA SSI

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>