<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 新品快遞 > Altera發(fā)布業(yè)界第一個(gè)面向FPGA的OpenCL計劃

Altera發(fā)布業(yè)界第一個(gè)面向FPGA的OpenCL計劃

—— OpenCL標準是基于C語(yǔ)言的開(kāi)放標準適用于并行編程
作者: 時(shí)間:2011-11-17 來(lái)源:電子產(chǎn)品世界 收藏

  公司今天發(fā)布和SoC 的開(kāi)放計算語(yǔ)言(OpenCL)標準開(kāi)發(fā)計劃。OpenCL標準是基于C語(yǔ)言的開(kāi)放標準,適用于并行編程。的OpenCL計劃結合了的并行能力以及OpenCL標準,實(shí)現強大的系統加速功能。與使用Verilog或者VHDL等底層硬件描述語(yǔ)言(HDL)的傳統FPGA開(kāi)發(fā)方法相比,這一混合系統(CPU + FPGA,使用OpenCL標準)還具有明顯的產(chǎn)品及時(shí)面市優(yōu)勢。通過(guò)其OpenCL計劃,與多名用戶(hù)合作,擴展了大學(xué)計劃,支持在學(xué)術(shù)界面向FPGA開(kāi)發(fā)的OpenCL標準,根據用戶(hù)反饋,主動(dòng)促進(jìn)OpenCL標準的發(fā)展。用戶(hù)早期評估結果表明,與多核CPU解決方案相比,性能提高了35倍,與HDL開(kāi)發(fā)的FPGA解決方案相比,開(kāi)發(fā)時(shí)間縮短了50%。

本文引用地址:http://dyxdggzs.com/article/126024.htm

  

 

  由名為Khronos集團的業(yè)界聯(lián)盟開(kāi)發(fā),OpenCL標準是開(kāi)放的免版稅標準,支持混合系統的跨平臺并行編程。作為標準并行語(yǔ)言,OpenCL標準支持編程人員使用熟悉的C語(yǔ)言開(kāi)發(fā)跨平臺代碼,從CPU到GPU,現在擴展到FPGA。

  通過(guò)采用OpenCL混合體系結構,系統規劃人員提高了設計中需要大量算法部分的性能,還能夠將產(chǎn)品盡快推向市場(chǎng)。目標應用從包括天氣和金融建模等在內的高性能計算到高級雷達系統、醫療成像以及視頻編碼和處理等——任何需要快速計算的系統,這些計算可以并行實(shí)現。

  Altera軟件和IP工程副總裁Udi Landen評論說(shuō):“在C編程環(huán)境中,OpenCL標準支持設計人員利用并行體系結構加速其設計,提高效能。多年以來(lái)我們一直積極主動(dòng)的參與OpenCL開(kāi)發(fā),現在與業(yè)界聯(lián)盟、用戶(hù)的系統規劃人員以及學(xué)術(shù)界合作,推動(dòng)OpenCL標準中對FPGA的支持。”

  OpenCL標準在“主”代碼和“內核”代碼之間提供自然劃分,主代碼是純軟件,采用標準C/C++進(jìn)行編寫(xiě),可以在任何類(lèi)型的微處理器上執行,而內核代碼采用OpenCL C語(yǔ)言編寫(xiě),運行在加速器上。通過(guò)對算法進(jìn)行設計,系統規劃人員可以選擇哪些功能作為FPGA器件中的內核進(jìn)行加速,以提高系統性能。多個(gè)內核可以并行工作,進(jìn)一步加速處理。主機通過(guò)一組庫線(xiàn)程與加速器通信,進(jìn)行了一些擴展,支持編程人員針對計算量最大的代碼部分設定并行處理和存儲器級。



關(guān)鍵詞: Altera FPGA

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>