<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設計應用 > 用于高速ADC的串行接口

用于高速ADC的串行接口

作者:Alison Steer 時(shí)間:2011-10-28 來(lái)源:電子產(chǎn)品世界 收藏

  對于高速數據轉換器的串行接口來(lái)說(shuō),目前有兩種選擇:第一種選擇是串行時(shí)鐘-數據-幀()接口,該接口整合了串行化LVDS(低壓差分信號)數據流以及差分時(shí)鐘和幀時(shí)鐘,其中差分時(shí)鐘用于準確地收集數據,幀時(shí)鐘用于建立數據采樣的邊沿。第二種選擇是采用標準,在該標準中,時(shí)鐘嵌入到Gbps級高速雙線(xiàn)串行數據流中。這兩種接口均有各自的優(yōu)缺點(diǎn)。由于用來(lái)驅動(dòng)高速接口的電流模式邏輯對(CML)需要較大的功率,所以串行LVDS是實(shí)現功率較低且有大量通道的便攜式設計的首選。但是在串行LVDS不適用的場(chǎng)合,接口就可以發(fā)揮作用。

本文引用地址:http://dyxdggzs.com/article/125191.htm

  串行LVDS的優(yōu)勢

  串行LVDS輸出格式減少了和FPGA之間所需的數字I/O數量,節省了FPGA引腳、電路板面積和成本。此外,通過(guò)在數據轉換器上采用串行接口,數據轉換器所需的引腳數量也大大減少了,從而可實(shí)現尺寸小得多的封裝尺寸。這種優(yōu)勢在有多通道的設計中得到了充分的顯現。采用串行LVDS接口還是采用并行接口則取決于應用能否承受較大的功耗,以及FPGA是否有能力處理高速數據流。LTC2195是一款16位、125Msps雙通道,具串行LVDS輸出,每通道功耗僅為216mW。不過(guò),與使用雙通道并行輸出版本LTC2185(參見(jiàn)圖1中的完整產(chǎn)品系列圖)相比,串行LVDS接口每通道多消耗31mW功率。這個(gè)16位高速系列提供了卓越的76.8dB基帶SNR性能以及90dB SFDR,同時(shí)在使用1.8V電源時(shí),功耗非常低。

  

 

  圖1 凌力爾特的16位低功率、高速ADC系列

  就高速ADC而言,協(xié)調數據時(shí)鐘、幀時(shí)鐘和數據時(shí),通常發(fā)送器和接收器均需要一個(gè)鎖相環(huán)(PLL),以正確協(xié)調數據時(shí)鐘。在GHz速率時(shí),這種協(xié)調非常困難,而且數據傳輸速率主要受到接收器的限制。所以,在高于1GHz時(shí),一般不采用這種6線(xiàn)串行發(fā)送方法,從而限制了ADC的速率或說(shuō)限制了ADC的分辨率。



關(guān)鍵詞: ADC CDF JESD204 201110

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>