<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 新品快遞 > NEC推出大規模集成電路設計工具CyberWorkBench

NEC推出大規模集成電路設計工具CyberWorkBench

—— CyberWorkBench是革新LSI設計的設計工具
作者: 時(shí)間:2011-08-25 來(lái)源:電子產(chǎn)品世界 收藏

        近日, 推出了半導體設計高階綜合工具CyberWorkBench的專(zhuān)用版。CyberWorkBench是開(kāi)發(fā)的以C語(yǔ)言為基礎的LSI(注1)設計工具。該工具以ANSI-C、SystemC等C語(yǔ)言程序作為輸入,以自動(dòng)生成高性能和高質(zhì)量的電路的合成工具為中心,具備與軟件協(xié)調的高速驗證環(huán)境、源碼調試功能、形式屬性驗證等豐富的驗證功能,從而實(shí)現 All-in-C 。通常在設計LSI時(shí),要使用硬件專(zhuān)用的描述語(yǔ)言HDL(注2),而使用CyberWorkBench,由于可以輸入C語(yǔ)言,從而使設計描述量減少到七分之一,而且運用行為級和周期精確級的仿真模擬,使得模擬的速度比RTL仿真模擬最多可快數百倍。所以,CyberWorkBench是革新LSI設計的設計工具。

        進(jìn)入市場(chǎng)大約是在20年前,到現在為止已經(jīng)取得了飛躍性的發(fā)展。近年來(lái),與高速外部接口的對應,以及傳輸數據的精度等都得到了改進(jìn)。而且,為了使圖像、信號等處理能順利進(jìn)行,在通用電路模塊之外,還可以使用DSP模塊和多內存模塊,從而實(shí)現了高集成度和高性能。在這樣的高技術(shù)的支持下,得到了迅速普及。

本文引用地址:http://dyxdggzs.com/article/122936.htm

        與FPGA的發(fā)展同步,將CyberWorkBench這種劃時(shí)代的技術(shù)與FPGA融合起來(lái)。NEC與FPGA的主力公司ALTERA和XILINX合作,著(zhù)手開(kāi)發(fā)了CyberWorkBench的FPGA版,并提供CyberWorkBench Professional版、Standard版和Basic版三種版本,于今日開(kāi)始銷(xiāo)售。雖然目前FPGA以HDL輸入為主流,但是使用CyberWorkBench后,使得C語(yǔ)言輸入成為可能,更多的技術(shù)人員可以用C語(yǔ)言輸入來(lái)使用FPGA。

CyberWorkBench FPGA專(zhuān)用版具有以下的特點(diǎn)

1.      有適用于各種用途的產(chǎn)品構成

根據FPGA用戶(hù)的用途,可以從下面3種版本中選擇相應的版本。
所有的FPGA都可以用CyberWorkBench的Professional版;
限定設計對象FPGA系列、對設計電路的規模有限制的Standard版和Basic版。

2.      價(jià)格便宜

CyberWorkBench  FPGA版的價(jià)格為200萬(wàn)日元起(不含稅)。

3.  對輸出的HDL做了面向FPGA的優(yōu)化

         FPGA專(zhuān)用版提高了操作性能,實(shí)現了用戶(hù)界面GUI操作的按鈕化。在合成功能方面,有對布線(xiàn)資源與計算資源的平衡控制的優(yōu)化處理、針對各個(gè)FPGA特點(diǎn)的優(yōu)化處理,特別是還有改善頻率的處理。

4.  操作性能良好的GUI、CUI,內容充實(shí)的操作手冊和培訓教材

         具有直觀(guān)的、容易操作的GUI和CUI。不熟悉LSI設計的軟件設計者、以及     剛開(kāi)始搞LSI設計的人員也能夠很容易地使用CyberWorkBench。而且,為使LSI知識較少的使用者能用CyberWorkBench,充實(shí)了操作手冊和培訓教材的內容。

        NEC希望借助CyberWorkBench,將現有的由軟件來(lái)實(shí)現的功能硬件化,為電子設備的低功耗化、高速化和低成本化貢獻力量,為創(chuàng )造更美好的社會(huì )作貢獻。借這次FPGA專(zhuān)用版發(fā)售的機會(huì ),希望更多的客戶(hù)來(lái)使用CyberWorkBench。同時(shí),通過(guò)導入CyberWorkBench,C語(yǔ)言軟件開(kāi)發(fā)者也能擔當LSI的設計任務(wù),從而彌補LSI設計人員不足的局面。而電子設備的開(kāi)發(fā)人員可以在實(shí)際設備上,對載有FPGA的印刷電路板檢驗用C語(yǔ)言設計的電路的動(dòng)作。

        據悉, NEC今年的銷(xiāo)售目標是獲得全球300家以上的公司用戶(hù)。

 



關(guān)鍵詞: NEC FPGA

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>