<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 業(yè)界動(dòng)態(tài) > 賽靈思Virtex-7 FPGA致力于推動(dòng)最高帶寬系統發(fā)展

賽靈思Virtex-7 FPGA致力于推動(dòng)最高帶寬系統發(fā)展

—— 將業(yè)界最成功的 FPGA 架構推到全新的高度
作者: 時(shí)間:2011-07-25 來(lái)源:電子產(chǎn)品世界 收藏

        全球可編程平臺領(lǐng)導廠(chǎng)商公司 (Xilinx, Inc. (NASDAQ:XLNX) )今天宣布推出了 Virtex-7 現場(chǎng)可編程門(mén)陣列 () 系列的首款產(chǎn)品。28nm Virtex-7系列產(chǎn)品旨在滿(mǎn)足設備制造商的各種要求,幫助他們實(shí)現具有最高吞吐量的有線(xiàn)通信系統;最高信號處理能力的高級無(wú)線(xiàn)基帶處理系統;靈活、低時(shí)延、可擴展的廣播系統。今年3月,公司推出了首批 Kintex-7 器件,這標志著(zhù) 28nm 的問(wèn)世。而 Virtex-7 產(chǎn)品的推出是 28nm系列產(chǎn)品規劃的又一里程碑。作為 7 系列高端產(chǎn)品,Virtex-7 系列產(chǎn)品相對前代產(chǎn)品而言,系統性能提高一倍,速度提升 30%,功耗降低 50%,將業(yè)界最成功的 架構推到了全新的高度。

本文引用地址:http://dyxdggzs.com/article/121718.htm

        公司平臺營(yíng)銷(xiāo)企業(yè)副總裁 Bruce Kleinman 表示:“賽靈思 Virtex系列一直用于幫助尖端技術(shù)客戶(hù)構建下一代差異化高帶寬系統。該系列產(chǎn)品率先在可編程架構中集成了Block RAM、DSP和高速千兆位級串行收發(fā)器。28nm Virtex-7 FPGA 系列也毫不例外,不愧為超高端產(chǎn)品,在嵌入式收發(fā)器、DSP Slice、存儲器模塊和高速 I/O 的數量與性能方面不斷推動(dòng) FPGA 技術(shù)向新的極限挑戰。我們通過(guò)在 Virtex FPGA 中采用堆疊硅片互聯(lián)技術(shù)、GTZ 28Gbps串行收發(fā)器、28nm HPL工藝以及統一架構等獨特創(chuàng )新實(shí)現了上述目標。Virtex-7 FPGA系列為客戶(hù)提供了加速系統開(kāi)發(fā)的平臺,可幫助他們滿(mǎn)足日益提高的帶寬需求。”

        賽靈思的所有四大 28nm 產(chǎn)品系列 Artix-7、Kintex-7、Virtex-7 和 Zynq-7000 均采用臺積電的 28nm 高性能/低功耗 (HPL) 工藝技術(shù)。HPL是一種高介電層金屬閘,針對 FPGA 進(jìn)行了優(yōu)化,能夠以最低總功耗實(shí)現最高的可用性能。結合 Virtex-7 FPGA 器件的資源與性能,不僅讓 Virtex-7 FPGA 在各代 FPGA 中脫穎而出,擁有同類(lèi)產(chǎn)品中最高的單位功耗帶寬,而且還讓 Virtex-7 系列實(shí)現了業(yè)界最高的系統速度,諸如用于芯片高速數據傳輸的 I/O 帶寬高達 2.7Tbps,數字信號處理資源則能實(shí)現高達 5.1TMAC 的處理性能。

支持下一代高帶寬系統

        路由器、交換機、100GE 線(xiàn)路卡、面向集成式多路復用器/轉發(fā)器應用的 100Gb 光傳輸網(wǎng)絡(luò ) (OTN) 復用轉發(fā)器、300G Interlaken 橋接器和 400G 光網(wǎng)絡(luò )卡等有線(xiàn)通信設備均需要可擴展的帶寬以及符合光學(xué)標準的高速低抖動(dòng)串行收發(fā)器。上述應用及其它各種有線(xiàn)通信市場(chǎng)應用都可發(fā)揮 Virtex-7 的作用,充分發(fā)揮700MHz DSP Slice、Block RAM和邏輯的作用,在單芯片中實(shí)現超過(guò)5 TMACC 的信號處理性能。

        在需要 10G-SDI、10GE、PCIe等通用接口標準的廣播應用中,產(chǎn)品開(kāi)發(fā)人員可用單個(gè) FPGA 實(shí)現方案來(lái)替代 ASIC 和多芯片組 ASSP 解決方案。需要下一代高分辨率系統的醫療設備也能發(fā)揮 FPGA 相對于傳統 ASIC/ASSP 在靈活性和產(chǎn)品上市進(jìn)程方面的優(yōu)勢。Virtex-7 產(chǎn)品還能用于無(wú)線(xiàn)基帶處理,替代分離的 DSP 處理器和定制 ASIC,從而滿(mǎn)足極高性能數字信號處理需求。此外,這些超高端器件還提供了構建下一代測試測量設備所需的邏輯密度、性能和I/O帶寬。即使系統仍可采用ASIC 解決方案,但采用 Virtex-7 FPGA相對而言還能幫助設計人員在原型和仿真階段減少器件使用數量,從而降低成本以及互聯(lián)/設計的復雜性。

 



關(guān)鍵詞: 賽靈思 FPGA

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>