<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 新品快遞 > 賽靈思與VSofts演示基于賽靈思FPGA的低延時(shí)實(shí)時(shí)H.264/AVC-I IP核壓縮解決方案

賽靈思與VSofts演示基于賽靈思FPGA的低延時(shí)實(shí)時(shí)H.264/AVC-I IP核壓縮解決方案

作者: 時(shí)間:2010-09-20 來(lái)源:電子產(chǎn)品世界 收藏

  球可編程平臺領(lǐng)導廠(chǎng)商公司與Vanguard Software Solutions 公司 (VSofts) 在 IBC2010 大會(huì )上聯(lián)合演示了 VSofts H.264/AVC-I IP 核的強大功能:能實(shí)現超低延時(shí),且其現場(chǎng)可編程門(mén)陣列 () 實(shí)施方案不僅符合國際電信聯(lián)盟 (ITU) 和 Panasonic AVC-Intra 標準,而且還支持業(yè)界標準的編解碼器,能在實(shí)時(shí)視頻廣播應用中確保源視頻到編碼視頻的最小延遲。

本文引用地址:http://dyxdggzs.com/article/112865.htm

  VSofts 市場(chǎng)營(yíng)銷(xiāo)副總裁 Felix Nemirovsky 指出,“視頻采集和廣播技術(shù)的發(fā)展日新月異。對于高價(jià)值內容的采集、編輯和歸檔而言,我們的 AVC I-frames 編碼器采用業(yè)經(jīng)驗證且具有卓越領(lǐng)先性能的 ,其高度的靈活性、數據速率和實(shí)時(shí)性能使我們能夠滿(mǎn)足快速發(fā)展的市場(chǎng)需求。”

  隨著(zhù)視頻采集和顯示需求向 3D 電視和 4Kx2K 數字影院方向發(fā)展, 能在整個(gè)設計乃至生產(chǎn)階段為設計人員全程提供支持標準不斷演進(jìn)發(fā)展的靈活性,同時(shí)提供用于驅動(dòng)實(shí)時(shí)視頻所需的性能。從1080i 向4Kx2K格式的每一步演進(jìn)發(fā)展都需要將吞吐量提高8倍,即攝像頭從1.5Gbps 提升至12Gbps,這會(huì )在廣播鏈的每一個(gè)環(huán)節(從攝像機到專(zhuān)業(yè)工作室傳輸視頻的分配編碼器,再到視頻服務(wù)器乃至后期制作公司)產(chǎn)生潛在的瓶頸。H.264AVC Intra IP 核借助 Virtex®-6 FPGA 固有的靈活性、并行處理能力和高速連接功能成功解決了上述瓶頸,從而可顯著(zhù)減少從攝像機采集到實(shí)時(shí)廣播之間的編碼延遲。

  賽靈思通信業(yè)務(wù)部副總裁 Dean Westman 指出,“在性能、靈活性還是上市進(jìn)程方面,廣播產(chǎn)業(yè)的演進(jìn), 正迅速超越定制及標準的現有片上系統解決方案所能支持的速度發(fā)展。賽靈思目標設計平臺方案中的 IP 核能夠充分滿(mǎn)足廣播設備開(kāi)發(fā)人員對性能和技術(shù)發(fā)展的需求,而 VSofts 的 H.264AVC Intra 編碼解決方案則將這一重要價(jià)值進(jìn)行了最佳的詮釋。”

  賽靈思廣播目標設計平臺

  將于今年年底投產(chǎn)的 VSofts H.264 AVC Intra IP 核將加入賽靈思 Encoding IP 產(chǎn)品系列(賽靈思面向廣播行業(yè)所推出設計平臺的組成部分)陣營(yíng)。上述 IP 核能夠與賽靈思廣播處理套件和賽靈思廣播連接套件配合使用,這些套件集成了快速構建系統并全面驗證各類(lèi)音視頻應用性能所需的重要軟硬件元素。上述平臺擁有眾多組件,其中包括連接與視頻處理 IP 模塊、設計環(huán)境和參考設計,以及一套基礎型數字音頻/視頻開(kāi)發(fā)板和業(yè)界標準的FPGA 夾層卡(FMC)。

  對于廣播應用而言,目標設計平臺方案能夠顯著(zhù)簡(jiǎn)化整套廣播音視頻接口解決方案的開(kāi)發(fā)工作,如三重速率 SDI 解決方案能用單個(gè)可編程器件同時(shí)支持標清電視、3D 電視乃至今后的新產(chǎn)品。此外,這還有助于盡早推廣 DisplayPort 等新興標準,快速取代數字視頻接口 (DVI),并促進(jìn)新型以太網(wǎng)音視頻橋接 (AVB) 技術(shù)的發(fā)展,以確保 IP 網(wǎng)絡(luò )的時(shí)序和帶寬可用性。更多詳情,敬請訪(fǎng)問(wèn):http://www.xilinx.com/cn/broadcast。



關(guān)鍵詞: 賽靈思 FPGA IP核

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>